Федеральне агентство з освіти
Федеральне державне освітній заклад
Вищої професійної освіти
Чуваська державний університет ім. І.М. Ульянова
Електротехнічний факультет
Кафедра електричних та електронних апаратів
Курсова робота
Цифрове реле опору з еліптичною характеристикою спрацьовування
Виконав студент
групи ЕТ - 21-07:
Кузнєцов А.А.
Керівник роботи
к.т.н., доцент:
Костерін В.А.
Чебоксари 2010
Зміст
цифровий реле мікропроцесор дешифрация
1. Завдання на проектування
. Карта пам'яті мікропроцесорної системи
. Структурна схема МПС і її опис
. 1 Опис МП системи
. 2 Робота МП ADuC812 з пам'яттю
. 3 Робота з клавіатурою і індикацією
. 4 Робота з дискретними входами і кнопками управління
. 5 Робота зі світлодіодними індикаторами і вихідними реле
. Умовне графічне позначення, короткий опис, призначення висновків
. 1 Однокристальний мікроконтроллер ADuC812
. 2 Оперативне запам'ятовуючий пристрій КР537РУ17
. 3 Дешифратор-демультиплексор з інверсією на виході КР1554ІД7
. 4 Восьмирозрядних регістр КР1554ІР22
. 5 Приемопередатчик КР1554АП6
. 6 Програмоване інтерфейсне КР580ВВ55
. Синтез схем дешифрування адрес
. 1 Дешифрация ВІС ОЗП
. 2 Дешифрация БІС КР580ВВ55
. 3 Дешифрация БІС КР1554ІР22
. 4 Дешифрация БІС КР1554АП6
. Принципова схема пристрою та її опис
. Таймери-лічильники
. Тимчасові діаграми
. Розрахунок навантажувальних здатностей БІС
. Розрахунок елементів схеми
. 1 Схема скидання
. 2 Розрахунок дискретних входів
. 3 семисегментний індикатор
. 4 Розрахунок схеми управління вихідним реле
. 5 Розрахунок ланцюга світлодіодів сигналізації
. 6 Розрахунок активних смугових фільтрів
Список використаної літератури
1. Завдання на проектування
Варіант №32
Цифрове реле опору з еліптичною характеристикою спрацьовування
ПроцессорADuC812Внешнее ОЗУОб'ем ОЗУ48КБІС ОЗУ8К 8Начальн. адрес0000НПоследовательний інтерфейсТП - 20 мАУправленіе, індикація і сігналізаціяСветодіоди сігналізаціі5Сегментние індікатори6Виходние реле3Кнопкі управленія2Клавіатура3 4Діскретние входи (кол-во,=U) 2 (= 110В) Аналогові входи (кількість) 6Актівние смугові фільтри6 (на кожному вході) Детальний опис блокаТаймери-лічильники
2. Карта пам'яті мікропроцесорної системи
Мікропроцесор (МП) ADuC812 використовує гарвардську архітектуру, в якій простору пам'яті програм і даних представляють роздільні поля. Обсяг кожного поля може бути до 64Кб. ADuC812 включає в себе внутрішнє ЕРПЗУ, яке являє собою два масиви FLASH/EE пам'яті.
Для користувача доступно 640 байт вбудованої в МП електрично перепрограммируемой неразрушимой пам'яті даних FLASH/EE. Вона може використовуватися як непорушна пам'ять даних загального застосування. Доступ до даної пам'яті здійснюється через групу з шести регістрів спеціального призначення. Так само є 8Кб внутрішньої FLASH/EE пам'яті програм у нижній частині 64Кб ??повній пам'яті. Використовується для користувальницького коду і програм без необхідності установки зовнішньої пам'яті ПЗУ.
Розподіл простору пам'яті в мікропроцесорної системі (МПС) для організації ОЗУ зручно показувати за допомогою карти пам'яті (рис.1), на якій вказується розташування в просторі пам'яті запам'ятовуючих пристроїв ОЗУ із зазначенням їх адрес.
За завданням обсяг ОЗУ складає 48 Кбайт, початкова адреса 0000H. Отже, для організації пам'яті ОЗУ потрібно 6 БІС серії КР537РУ17 ємністю 8Кx8, тоді кінцевий адреса буде ВFFFH.
Адресний...