олярним живленням АЦП при малому енер -
гопотребленіі
Аналогове напруга харчування + 5В
Цифрове напруга харчування 2,3 ... 5 В
Споживання 19,5 мВт при швидкості преобра -
тання 500 Квиб/сек
Споживання 1 мкА в режимі shutdown
Швидкість перетворення 500 Квиб/сек
Відсутність конвеєрної затримки
SPI/QSPI ™/MICROWIRE®/DSP-сумісний інтерфейс.
В основу принципової схеми також входять три мікропроцесора. Одним з яких є цифровий сигнальний процесор (ЦСП), який служить для обробки сигналу. хорошими характеристиками володіє ЦСП з сімейства DSP568xx компанії Motorola. У ньому поєднані особливості цифрових сигнальних процесорів і універсальних мікроконтролерів. Ядро DSP56800 є програмованим 16-розрядним КМОП-процесором, призначеним для виконання цифрової обробки сигналів у реальному масштабі часу і рішення обчислювальних завдань, і складається з чотирьох функціональних пристроїв: управління, генерації адрес, АЛУ, обробки сигналів. Для збільшення продуктивності операції в пристроях виконуються паралельно. Кожен з пристроїв може функціонувати незалежно і одночасно з трьома іншими, тому має свій набір регістрів і логіку управління. Ядро реалізує одночасне виконання декількох дій: пристрій управління вибирає першу команду, пристрій генерації адрес формує їх адреси другої команди, а АЛУ виконує множення третьої команди. Широко використовуються суміщені передачі і виконання операцій.
Вбудована пам'ять може містити (для сімейства):
Флеш-пам'ять програм до 60К
Флеш-пам'ять даних до 8К
ОЗУ-програм до 2К
ОЗУ-даних до 4К
Флеш-пам'ять програми завантаження 2К
На мікрочіпах сімейства реалізовано велику кількість периферійних пристроїв: ШІМ-генератори, 12-розрядні АЦП з одночасною вибіркою, квадратурні декодери, чотирьохканальні таймери, контролери CAN-інтерфейсу, двопровідні послідовні комунікаційні інтерфейси, послідовні інтерфейси, програмований генератор з ФАПЧ для формування тактової частоти ядра DSP і багато іншого.
Загальні характеристики:
продуктивність 40 MIPS при тактовій частоті 80 МГц і напрузі живлення 2.7: 3.6 В;
однотактний паралельний 16х16 помножувач-суматор;
дві 36-розрядних акумулятора, включаючи біти розширення;
однотактна 16-розрядний пристрій циклічного зсуву;
апаратна реалізація команд DO і REP;
трьох внутрішні 16-розрядні шини даних і три 16-розрядні шини адреси;
один 16-розрядна шина зовнішнього інтерфейсу;
стек підпрограм і переривань, що не має обмеження за глибиною.
Другий процесор необхідний для відправлення результатів на рівні зв'язку. Для цього візьмемо процесор російського виробництва, випущений в 2012 році компанією ВАТ «Multiclet». MCp0411100101 - універсальний мікропроцесор, орієнтований на завдання управління і цифрової обробки сигналів. Підтримує апаратні операції з плаваючою комою. Технологія виготовлення - КМОП 180 нм, частота 100 МГц. Пікова продуктивність 2,4 GFLOPs (32 біта). Приймання - ОТК 1,3 і 5.
Третій процесор необхідний для виведення значень на індикатор. Для чого використовую інтерфейс RS - 485. У його стандарті для передачі і прийому даних використовується одна кручена пара проводів, іноді супроводжувана екрануючої обплетенням чи загальним проводом. Передача даних здійснюється за допомогою диференціальних сигналів. Різниця напруги між провідниками однієї полярності означає логічну одиницю, різниця іншої полярності - нуль.
1. Стандарт RS - 485 обумовлює тільки електричні і тимчасові характеристики інтерфейсу.
2. Стандарт RS - 485 не обумовлює:
· параметри якості сигналу (допустимий рівень спотворень, відображення в довгих лініях),
· типи з'єднувачів і кабелів,
· гальванічну розв'язку лінії зв'язку,
· протокол обміну.
Електричні та тимчасові характеристики інтерфейсу RS - 485
· До 32 прийомопередавач в одному сегменті мережі.
· Максимальна довжина одного сегмента мережі: 1200 метрів.
· Тільки один передавач активний.
· Максимальна кількість вузлів в мережі - 256 з урахуванням магістральних підсилювачів.
· Характеристика швидкість обміну/д...