но ОЗУ і периферійний пристрій. Шинний інтерфейс буде виглядати так: шина даних - 20 біт, шина адреси - 32 біта, шина управління - 4 біт. Структурна схема мікро-ЕОМ наведена на малюнку 5.1. br/>В
Малюнок 5.1 - Структурна схема мікро-ЕОМ
Склад схеми на малюнку 4.1:
) МП-розроблений гіпотетичний мікропроцесор (координує роботу пристроїв мікро-ЕОМ);
) ОЗУ-оперативний пристрій (зберігає програми виконання);
) ПЗУ-постійне запам'ятовує;
) ПУ - периферійні пристрої (служать для обміну інформацією із зовнішнім світом).
5.2 Організація шин мікро-ЕОМ
Усі складові елементи ПК, до яких в першу чергу слід віднести процесор, запам'ятовуючий пристрій і периферійні пристрої, повинні бути з'єднані один з одним. Це з'єднання здійснюється за допомогою шин. Шина складається з певної кількості ліній, які у відповідності зі своїм функціональним призначенням називають лініями для обміну даними (шина даних), лініями управління даними (керуюча шина) або лініями адресації даних (адресна шина). Кожна лінія передає двійкову цифру. До факторів, що визначає продуктивність шини, відносять її ширину. p align="justify"> Шину даних утворюють лінії, призначені для обміну даними між окремими блоками ПК. Початком шини даних є центральний процесор. p align="justify"> Його структура визначає ширину шини даних, тобто кількість ліній даних. Чим ширше шина даних, тим більше даних може бути передано за певний період часу і тим швидше (продуктивніше) працює МЕОМ. p align="justify"> Тепер перейдемо до адресної шини, за допомогою якої здійснюється процес адресації. Під адресацією розуміють розподіл даних, що проходять через шину даних, за певними осередків пам'яті. Кожна комірка пам'яті комп'ютера має свою власну адресу. У процесі кожного запису або кожного зчитування даних процесор повинен повідомляти, з якої адреси він хотів би вважати дані або в яку адресу їх записати. Ширина (розрядність) адресної шини показує, яку максимальну кількість адрес може обробляти процесор. Число ліній у адресній шині показує, яким обсягом пам'яті може керувати процесор. Розроблена МЕОМ має 32-розрядну адресну шину, що дозволяє адресувати 4 Гб пам'яті. p align="justify"> Шину управління утворюють лінії, розташовані на материнській платі і призначені для управління різними операціями, виконуваними процесором. Певні сигнали забезпечують, щоб при доступі до пам'яті не виникало конфліктів при одночасному зверненні до однієї і тієї ж комірці пам'яті. Всі інші виконавчі елементи в цей час блокуються за допомогою відповідного сигналу від шини управління. br/>
5.3 Організація ОЗУ
Одним з найбільш важливих елементів МЕОМ є ОЗУ, в якому зберігаються всі дані, команди. Схема ОЗУ показана...