метри гіпотези. У розділі В«Оцінювати гіпотезиВ» можна вибрати які гіпотези оцінювати (3 варіанти вибору). Далі необхідно натиснути кнопку В«ОцінитиВ» - буде проведена безпосередньо оцінка гіпотез. Позитивно оцінені гіпотези виділяються зеленим кольором, негативно - синім. Крім цього в основну форму виводяться кол-во позитивно і негативно оцінених БКО гіпотез, а також підтверджень і протиріч в оцінці з вирішувач (рис. 20). p align="justify"> Необхідно відзначити той факт, що Вирішувач підраховує виявлені заборонені комбінації в згенерованих їм гіпотезах, але не оповіщає БКО належним чином про гіпотези, у складі яких є заборонені комбінації; тим самим Вирішувач надає можливість їх оцінки, що некоректно . Враховуючи це, на БКО була покладена функція перевірки гіпотез, що надійшли від розв'язувача, на наявність у їх складі заборонених комбінацій. p align="justify"> Лістинг головного модуля БКО наведено в додатку Б.
В
Рис. 19. Підключення БКО до вирішувача
В
Рис. 20. Основна форма БКО
Безпосередньо процедура оцінки гіпотез блоком якісної оцінки описана в модулі BKOMainForm.pas (див. додаток Б).
ВИСНОВОК
цифровий сигнал база заборонена комбінація
У даній роботі було проведено пошукове проектування моделі ПЛІС для побудови системи цифрової обробки сигналів.
Вирішувач Відкритих Завдань був успішно навчений, отримано рішення даної задачі, а також були проведені розрахунки необхідних для аналізу коефіцієнтів і побудовані графіки залежностей. Для створення і налагодження блоку якісної оцінки використовувалася середу Delphi 7 Second Edition. br/>
Список використаних джерел
1. Веб-сайт ЗАТ КТЦ Інлайн Груп - офіційний дистриб'ютор фірми Xilinx. Режим доступу: # "justify"> 2. Веб-сайт В«Компоненти і технології - журнал про електронні компонентиВ». Режим доступу: # "justify">. Дзегеленок І.І. Відкриті завдання пошукового проектування. Навчальний посібник з курсу "Основи інженерного проектування". - М.: Изд-во МЕІ, 1991. - 66 с.
. Поляков А.К. Мови VHDL і Verilog в проектуванні цифрової апаратури на ПЛІС. Навчальний посібник для вузів. - М.: Изд. дім МЕІ, 2012. - 220с. p align="justify">. Поляков А.К. Мови VHDL і Verilog в проектуванні цифрової апаратури. - М.: СОЛОН-Прес, 2003. - 320 с. p align="justify">. Потєхін Д.С., Тарасов І.Є. Розробка систем цифрової обробки сигналів на базі ПЛІС. - М.: Гаряча лінія - Телеком, 2007. - 248с. br/>
ДОДАТОК А
НАЦІОНАЛЬНИЙ ДОСЛІДНИЙ УНІВЕРСИТЕТ
Московський енергетичний інститут
Інститут автоматики та обчислювальної...