Временная діаграма керуючих сігналов10.06.127Схемное рішення пристрою управления20.06.128Микропрограмма виконання команди умножения30.06.129Заключение10.07.1210Список використаних істочніков20.07.12  
  РЕФЕРАТ  
    курсового проекту В«Розробка обчислювального пристрою для виконання операції множення двійкових чиселВ»  
  Обсяг роботи 23 с., в тому числі 7 рис., 2 табл., 5наім. літ., 4 креслення. 
  Ключові слова: арифметико-логічний пристрій, обчислювальний пристрій, алгоритм операції множення, мікропрограма, управляючий пристрій. 
  Курсовий проект присвячений розробці обчислювального пристрою для множення двійкових четирехразрядних чисел з фіксованою комою без знаку, представлених у прямому коді, з наступним алгоритмом множення: на один розряд множника, починаючи зі старших розрядів множника із зсувом приватного твори вправо . 
  Завданнями курсового проекту є: 
  вивчення теоретичних відомостей про проведення арифметичних операцій над двійковими числами; 
  складання словесного опису операції множення і блок-схеми алгоритму її виконання; 
  визначення набору керуючих сигналів і схемне рішення пристрою управління; 
  синтез АЛУ і складання тимчасових діаграм; 
  написання мікропрограми для виконання команди множення. 
				
				
				
				
			  У ході проектування розроблено обчислювальний пристрій для виконання операції множення двійкових чисел, виконано креслення блок-схеми алгоритму, креслення структурної та функціональної схем АЛУ і пристрої керування у форматі А3, написана мікропрограма, що виконує команду множення.  p> 
 
  ЗМІСТ  
   ВСТУП 
 . Словесний опис операцій множення 
 . БЛОК-СХЕМА АЛГОРИТМУ ВИКОНАНО 
 . ВИЗНАЧЕННЯ НАБОРУ керуючісигнали 
 . СИНТЕЗ АЛУ 
 . Тимчасова діаграма керуючісигнали 
 . СХЕМНЕ РІШЕННЯ ПРИСТРОЇ УПРАВЛІННЯ. p>. Вбудоване виконання КОМАНДИУМНОЖЕНІЯ 
  ВИСНОВОК 
  СПИСОК ВИКОРИСТАНИХ ДЖЕРЕЛ 
    Введення  
   Метою даної роботи є розробка обчислювального пристрою для множення двійкових четирехразрядних чисел з фіксованою комою без знаку, представлених у прямому коді, з наступним алгоритмом множення: на один розряд множника, починаючи зі старших розрядів множника із зсувом приватної суми вправо. 
  проектована обчислювальний пристрій складається з арифметико-логічного і керуючого пристроїв. Арифметико-логічні пристрої (АЛП) призначаються для виконання арифметичних і логічних перетворень над операндами. p align="justify"> За способом действіянад операндами АЛУ діляться на послідовні і паралельні. У послідовних АЛУоперанди надходять в послідовному коді ...