. Основні характеристики мікроконтролера наведені в таблиці 2.
Таблиця 2 - Основні характеристики мікроконтролера P83C51RB +
ХарактеристикаМикроконтроллер P83C51RB +12 Технологія ізготовленіяКМОПТіпи корпусаPLCC44 (L44), DIP40 (D40), QFP44 (Q44) Діапазони робочих температурКоммерческій 0 ... +70, Розширений - 40 ... +85 Резидентна пам'ять программ16 Кбайт ROMРезідентная пам'ять данних512 байтСістема прериваній7 векторів переривань, 4 рівня прериванійТаймери / счетчікіТрі по шістнадцять бітПараллельние порти 32 двонапрямлених паралельних порту введення і виводаПоследовательние інтерфейси UART - універсальний асинхронний послідовний приемопередатчикДополнительные характеристики і особенностіdual DPTR - здвоєний покажчик даних, Enhanced UART - покращений послідовний порт, ONCE - тестовий режим емуляції мікроконтролера, QUICK-PULSE-алгоритм програмування «швидкими пульсаціями», low EMI - режим зниження електромагнітних перешкод, CO - вихід тактового сигналу, POF - прапор виключення живлення, PCA - масив програмованих лічильників. L3 - три біта захисту, WDT - сторожовий таймер.12Напряженіе пітанія5В ± 20% Вхідна напруга логічного 0UILmin=- 0,5 В, UILmax=0,9 ВВходное напруга логічної 1UIHmin=1,9 В, UIHmax=5,5 ВВиходное напруга логічного 0UOLmax=0, 4 ВВиходное напруга логічної 1UOHmin=4,3 ВВходной ток логічного 0IIL=50мкАВиходной ток логічного 0IOL=15мкА
Умовне графічне позначення мікроконтролера P83C51RB + представлено на малюнку 2.
Малюнок 2 - УДО мікроконтролера P83C51RB + в корпусі DIP40
Призначення висновків мікроконтролера наведені в таблиці 3.
Таблиця 3 - Призначення висновків мікроконтролера P83C51RB + ІмяНазначеніе12P1.0 ... P1.7восьміразрядний універсальний двонаправлений порт P1RSTвход загального сбросаP3.0 ... P3.7 P3.0 P3.1 P3.2 P3.3 P3.4 P3 .5 P3.6 P3.7восьміразрядний універсальний двонаправлений порт P3, альтернативні функції: RxD - вхід послідовних даних приймача TxD-вихід послідовних даних передавача INT0 ^ - вхід зовнішнього переривання 0 INT1 ^ - вхід зовнішнього переривання 1 T0 - вхід таймера / лічильника 0 T1- вхід таймера / лічильника 1 WR ^ - вихід керуючого сигналу запису в зовнішню пам'ять даних RD ^ ??- вихід керуючого сигналу читання з зовнішньої пам'ять даннихXTAL1вход підсилювача резонатора і внутрішнього генератораXTAL2Виход підсилювача резонатораP2.0 ... P2.7восьміразрядний універсальний двонаправлений порт P2PSEN ^ вихід дозволу читання зовнішньої пам'яті программALEвиход стробирования адреси зовнішньої памятіEA ^ вхід блокування резидентної пам'яті программP0.0 ... P0.7восьміразрядний універсальний двонаправлений порт P0Vccвход напруги пітаніяVssобщій вхід, 0В
.2.1 Організація пам'яті і програмна модель P83C51RB +
Мікроконтролери сімейства MCS - 51 відносяться до класу пристроїв з гарвардської архітектурою, т.е мають розділені адресні простори пам'яті програм і пам'яті даних. Функціонально і логічно вони розділені за рахунок реалізації різних алгоритмів адресації і формування різних сигналів управління. До них відносяться: зовнішня пам'ять програм (ВПП), резидентна пам'ять програм (РПП), зовнішня пам'ять даних (ВПД), резидентна пам'ять даних (РПД).
Пам'ять програм призначена для зберігання команд, констант, керуючих слів ініціалізації, табли...