таблиці 1 приведено призначення сигналів МП.
Малюнок 2 - УДО мікропроцесора I82386SX
Таблиця 1 - Призначення сигналів мікропроцесора 386
СигналI/OНазначениеCLK2IВнешний сигнал синхронізації процессораD [15:0] I / OСігнали шини даних [23:1] Осигналили шини адресаBLE #, BHE # ОАналогі ВЕ0 # і ВЕ1 # W / R # ОСігнал, що визначає тип шинного циклу (запис / читання) M / IO # ОВисокій рівень вказує на звернення до пам'яті (або останов), найнижчий - на звернення до портів введення-виведення або підтвердження прериваніяD / C # ОСігнал, що визначає тип шинного ціклаNA # IЗапрос наступного адреси при конвеєрної адресацііПродолженіе таблиці 1ADS # OСігнал ідентифікації адресного циклу, під час якого дійсні сигнали W / R #, D / C #, M / IO #, ВЕ [0:3] і А [31:2] READYIСігнал завершення шинного циклу. Шинний цикл розширюється на необмежений час до появи сигналу готовності (низький рівень) LOCKОСігнал монополізації управління шиною, виробляється на час виконання інструкції по префіксу LOCK і автоматично при виконанні інструкцій XCHG з пам'яттю, підтвердження переривання і доступу до таблиць дескріпторовINTRIСігнал запиту маскируемого прериваніяСігналI / OНазначеніеNMIIСігнал, високий рівень якого викликає немаскіруемое переривання NMIRESETIСігнал апаратного скидання (високим рівнем) HOLD HLDAI ОЗапрос управління локальною шиною від іншого контролера і підтвердження предоставленіяPEREQIЗапрос на передачу операнда сопроцессоромBUSY # ERROR # I IСігнали стану співпроцесора. Активність сигналу BUSY # зупиняє процесор, а сигналу ERROR викликає виключення при виконанні інструкцій WAIT і деяких інструкцій ESCAPE мікропроцесорний контролер адресний
Генератор тактових імпульсів
Для роботи МП на його вхід CLK2 необхідно подати сигнал тактової частоти 16МГц., який формує мікросхема тактового генератора. У його якості може бути використаний ряд мікросхем. УДО використовуваної для цієї мети типовий мікросхеми VXO - 61 наведено малюнку 3, а призначення її висновків описано в таблиці 2.
Рисунок 3 - УДО мікросхеми тактового генератора VXO - 61
Таблиця 2 - Призначення висновків мікросхеми VXO - 61
№ виводаОбозначеніе виводаНазначеніе вивода14VDDНапряженіе харчування +5 В1VcontrolНапряженіе управленія8OutputТактовий сігнал7GNDОбщій
Системний контролер
Основне призначення системного контролера (СК) - формування керуючих сигналів МПС, а саме - сигналів читання / запису пам'яті і УВВ, а також сигналу підтвердження переривання (рис. 3).
Малюнок 4 - УДО СК
Системний контролер формує керуючі сигнали читання / запису пам'яті і УВВ, дешіфріруя інформацію, що видається йому процесором по шині стану М / Ю #, D / C #, W / R # про тип шинного циклу, що виконується в даний момент процесором.
У таблиці 3 наведена прошивка ПЗУ для реалізації системного контролера для циклів підтвердження переривання, читання / запису пам'яті і УВВ.
Таблиця 3-Прошивка ПЗУ для реалізації системного контролера
A4A3A2A1A0D4D3D2D1D0M/IO # D / C # W / R # A1A0MEMW # MEMR # IOW # IOR # INTA # Підтвер.послуги. прер.0000011111000011111100010111100001111110Чт. УВВ010001111101001111110101011101010111110...