Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Новые рефераты

Реферат





Td>

Кеш

Управління пам'яттю

ARM7TDMI

ARM RISC

ядро ​​з Thumb і EmbeddedICE

1, 0 мм2 при 0, 25мкм

2, 1 мм2 при 0, 35 мкм

4, 8 мм 2 при 0, 6 мкм

Пікове: 1, 2

Загальна: 0, 6

Idle: <100 мкВт, при 3, 3 В, CMOS 0, 35 мкм

66 МГц при нормах 0, 35 Ој м, CMOS

0, 9 MIPS/MHz 59 MIPS при 66 МГц

N/A

N/A

N/A

ARM710T

кешуватися процесорний макроядра

5, 8 мм 2 при 0, 25 мкм

11, 7 мм 2 при 0, 35 мкм

Пікове: 3, 6

Середнє: 1, 8

Idle: <100 мкВт при включеному кеш, 3, 3 В, 0, 35мкм CMOS

59 МГц при нормах 0, 35мкм CMOS

53 MIPS при 59МГц

ARM7TDMI

8 Кбайт єдиний кеш

MMU з повною підтримкою віртуальної пам'яті

ARM740T

кешуватися процесорний макроядра

4, 9 мм 2 при 0, 25 мкм

9, 8 мм 2 при 0, 35 мкм

Пікове: 3, 5

Середнє: 1, 6

Idle: <100 мкВт при включеному кеш, 3, 3 В, 0, 35мкм CMOS

59 МГц при нормах 0, 35мкм CMOS

53 MIPS при 59МГц

ARM7TDMI

8 Кбайт єдиний кеш

Проста Конфігурація Пам'яті і Захисту

ARM720T

кешуватися процесорний макроядра з MMU для WindowsCE

5, 8 мм 2 при 0, 25мкм

11, 7 мм 2 при 0, 35 мкм

Пікове: 3, 6

Середнє: 1, 8

Idle: <100 мкВт при включеному кеш, 3, 3 В, 0, 35мкм CMOS

59 МГц при нормах 0, 35мкм

53 MIPS при 59МГц

ARM7TDMI

8 Кбайт єдиний кеш

MMU з повною підтримкою віртуальної пам'яті і швидкого контекстного перемикання

Необхідно відзначити, що зазначені в таблиці характеристики (тактова частота, продуктивність, споживання, площа, займана на кристалі) представлені приведеними до CMOS технології з топологічними нормами 0, 35 мкм. Масштабування топології до меншим топологічним нормам призведе до зростання і тактової частоти і продуктивності при відповідному зменшенні займаної на кристалі площі напруги живлення і споживання. Так фірма TI, що використовує в ряді своїх розробок ядро ​​ARM7TDMI, при CMOS технології GS20 з топологічними нормами 0, 18 мкм отримала тактову частоту понад 80 МГц, і готова використовувати його в CMOS технології GS30 з топологічними нормами 0, 15 мкм.

При розробці цих макроядер фірма ARM орієнтувалася на конкретні області застосування, де особливості кожного макроядра дозволять реалізувати додаткові можливості без ...


Назад | сторінка 3 з 4 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Серверні платформи RISC / UNIX
  • Реферат на тему: Спортивне ядро, будівництво спортивного ядра
  • Реферат на тему: Концепція Thumb
  • Реферат на тему: Thumb - орієнтовані ядра і їх розвиток
  • Реферат на тему: Робота з текстурної пам'яттю