Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Курсовые обзорные » Проектування мікропроцесорної системи збору та обробки інформації

Реферат Проектування мікропроцесорної системи збору та обробки інформації





По входу RDYIN - зупиняється робота ЦП і формується сигнал READY.

Щоб виконати функцію початкової установки МП, необхідно до входу RESIN ГТВ підключити RC-ланцюжок. По входу RESIN формується більш потужний імпульс RESET, службовець для апаратного скидання МС в початковий стан. br/>В 

Малюнок 3. Генератор тактових імпульсів

3. Системний контролер КР580ВК38


БІС типу КР580ВК38 являє собою системний контролер і формувач шини даних для МС на базі МП ІК80. Схема формує базовий набір керуючих стробов і забезпечує двонаправлену буферизацію шини даних МП від основної пам'яті і пристроїв ВВ. p align="justify"> Двохнаправлений 8-розрядний шинний формувач забезпечує вихід DB7 - DB0 з боку системної магістралі з струмом навантаження до 10мА і ємністю навантаження до 100 пФ, а також ізолює шину даних МП D7 - D0 від системною. Затримка не перевищує 40 нс. p> До складу контролера входить регістр-клямка, який за стробу фіксує слово стану SW, що видається МП на початку кожного машинного циклу. p> Слово стану визначає тип поточного машинного циклу, залежно від якого логічна схема контролера формує один з п'яти керуючих стробов системної магістралі:

- читання порту адаптера, - запис у порт адаптера

Виведення сигналу "Управління системною шиною" заземлений. До висновку 28 подається напруга живлення +5 В, висновку 14 - 0В. br/>В 

Малюнок 4. Системний контролер КР580ВК28


4. Буферний регістр КР580ІР82


В 

Малюнок 5. Буферний регістр КР580ІР82


Буферний регістр КР580ІР82 використовується як 8-ми розрядного фіксатора або буфера адресної шини.

Основою схеми є 8-ми розрядний регістр-клямка з статичним синхровхід STB (Strob). Запис даних в регістр дозволена при STB = 1. В іншому випадку регістр знаходиться в режимі зберігання. На вході регістру мається трехстабільний буфер, керований сигналом ОЕ (Output Enable) - дозвіл виходу. Буфер забезпечує вихідний струм до 32 мА і ємність навантаження до 300 пФ. Якщо керуючий сигнал ОЕ активний, то дані регістра передаються на вихід мікросхеми. При ОЕ = 1 вихідний буфер закритий і знаходиться в високоомному стані. p> До висновків DI0-DI7 першого і другого буферних регістрів підключаються адреси відповідно A0-A7 і A8-A15 адресної шини МП. На вивід STB подається сигнал високого рівня. На вивід 10 подається 0В, на виведення 20 подається напруга живлення +5 В.


5. Програмований периферійний адаптер КР580ВВ55


КР580ВВ55 - це однокристальні програмований пристрій паралельного введення-виведення інформації. До складу його процедур входить паралельний обмін даними з квітірованіем або без нього як в режимі програмного управління так і за перериваннями. Забезпечується організація односпрямованого і двунаправленного ВВ. Визначення типу інтерфей...


Назад | сторінка 3 з 6 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Регістр арифметичного пристрою ЕОМ
  • Реферат на тему: Кредитний регістр Національного банку Республіки Білорусь, його діяльність ...
  • Реферат на тему: Розробка апаратно-програмних модулів системної шини ISA
  • Реферат на тему: Проектування генератора, що формує аналоговий сигнал
  • Реферат на тему: Розробка інтелектуального контролера, що забезпечує керування джерелом безп ...