вантаження програмного коду Ресурс: 1000 циклів запису/стирання
байта EEPROM: Ресурс: 100 000 циклів запис/стирання
програмованих ліній I/O
Харчування VCC: від 2.7 В до 6.0 В
Повністю статичний режим роботи:
Від 0 до 10 МГц, при живленні від 4.0 В до 6.0 В Від 0 до 4 МГц, при живленні від 2.7 В до 6.0 В
Продуктивність, аж до 10 MIPS при 10 МГц
Один 8-ми розрядний таймер/лічильник з окремим попередніми дільником частоти
Один 16-ти розрядний таймер/лічильник з окремим попередніми дільником частоти з режимами порівняння та захоплення
Повнодуплексний UART
Зовнішні та внутрішні джерела переривання
Вбудований аналоговий компаратор
висновків з них 16портов. p> Інший розглянутий мною контролер PIC16F628 найбільш поширений і використовуваний контролер серії PIC. Він забезпечує необхідні параметри для реалізації проекту по числу портів і внутрішніх ресурсів: таймером пам'яті і частоті роботи. p> Контролер відноситься до сімейства КМОП мікроконтролерів з RISC архітектурою. Має внутрішнє 2K x 14 біт EEPROM для програм, 8-бітові дані і 64байт EEPROM пам'яті даних. p> Усі команди складаються з одного слова (14 біт шириною) і виконуються за один цикл (400 нс при 10 МГц), крім команд переходу, що виконуються за два цикли (800 нс) Даний контролер поступається сери AVR за швидкодією. PIC16F628 має переривання, що спрацьовує від чотирьох джерел, і восьмирівневий апаратний стек. p> Периферія містить у собі 8-бітний таймер/лічильник з 8-бітним програмованим дільником (фактично 16 - бітний таймер) і 13 ліній двонаправленого введення/виведення. Висока здатність навантаження (25 мА макс. Втікає струм, 20 мА макс. Витікаючий струм) ліній введення/виведення спрощують зовнішні драйвери і, тим самим, зменшується загальна вартість системи. p> Як показує розгляд, даний контролер дозволяє реалізувати розробку керуючого контролера з необхідними функціями однак має мінімальне число портів що вимагає використовувати або їх мультиплексування або РКІ з послідовним введенням/висновком. Однак даний контролер малознаком з архітектури. Для якісного виконання проекту вимагає детального розгляду його архітектури. В іншому контролер задовольняє цілям розв'язуваної задачі. p> Останнє розглянуте сімейство мікроконтролерів МК-51. У даній архітектре є достатня кількість портів однак контролери з високошвидкісним АЦП досить дорогі тому ефективніше використовувати зовнішній швидкісний АЦП. Інший недолік в стандартному контролері внутрішня ефективна продуктивність нижче ніж тактова частота так один машинний цикл виконується за 12тактов генератора. Однак існують останні розробки використовують сумісну по командах та архітектури структуру однак швидкість виконання команд у них вище CLK/2 або CLK/4. Обсяг максимального розміру адресного простору стандартного контролера для кожного типу пам'яті становить 64 Кбайта. Але тільки 2, 4, 8 Кбайт ПЗУвстроено в контрол...