0
1
0
0
0
i2
0
0
0
0
0
0
0
i3
0
0
1
1
0
0
0
i3
0
0
0
0
0
0
i4
0
1
0
0
0
0
0
0
i4
0
0
0
0
0
I5
0
1
0
1
0
0
0
0
0
i5
0
0
0
0
I6
0
1
1
0
0
0
0
0
0
0
i6
0
0
0
I7
0
1
1
1
0
0
0
0
0
0
0
i7
0
0
I8
1
0
0
0
0
0
0
0
0
0
0
0
i8
0
I9
1
0
0
0
0
0
0
0
0
0
0
0
0
i9
Логічні рівняння демультиплексора:
В
Вхідний сигнал I подається на заданий вихід У7 по комбінації 0111 (див. виділений рядок в таблиці). Схема наведена на рис.5. Інвертори 1-4 формують інверсію адресних шин х для конюнкторов. При подачі зазначеної комбінації формується В«1В» на виході елемента & 8, відкривається вентиль В8 і I через цей вентиль і діз'юнктор передається на вихід У7. <В
Рис. 5.1 Схема демультиплексора - 10/7
Завдання 6 - Скласти таблицю істинності для шифратора, описати його роботу логічним рівнянням. Реалізувати шифратор на простих логічних елементах. Привести приклад роботи пристрою для випадку подачі сигналу на одну з вхідних ліній. p> Кількість вхідних ліній/Номер вхідної лінії: 19/16. p> Теоретичне введення:
Шифратор - (англ. coder) логічне пристрій, що виконує перетворення позиційного коду в n-розрядний двійковий код. Таким чином, шифратор - це комбінаційний пристрій, що реалізує зворотну дешифратор функцію. Шифратор виконує функцію перетворення Унарні коду в двійковий. При подачі сигналу на один з входів (обов'язково на один, не більше) на виході з'являється двійковий код номера активного входу.
Якщо кількість входів настільки велике, що в шифратор використовуються всі можливі комбінації сигналів на виході, то такий шифратор називається повним, якщо не всі, то неповним. Число входів і виходів у повному шифраторі пов'язано співвідношенням: n = 2 m , де n - число входів, m - число виходів. p> Пріоритетний шифратор відрізняється від шифратора наявністю додаткової логічної схеми виділення активного рівня старшого входу для забезпечення умови працездатності шифратора (тільки один рівень на вході активний). Рівні сигналів на інших входах схемою ігноруються.
Приклади:
К555ІВ1 - ТТЛ мікросхема пріоритетного шифратора (n = 8, m = 3). Зарубіжний аналог 74148. p> К555ІВ3 - ТТЛ мікросхема неповного декадного шифратора (n = 10, m = 4). Закордонний аналог 74147. p> Рис. 6.1 Шифратор на 64 входу.
(Приклад)
Синтез шифратора ...