цесор Itanium 2.
Сімейство процесорів Itanium розроблялося спільно Intel і HP. Вперше представлений 8 липня 2002 року. У листопаді 2007 року Intel перейменувала цю серію процесорів назад в Itanium. На відміну від першого Itanium, процесор Intel Itanium 2 підтримали відразу такі великі компанії як HP, NEC, Hitachi, Bull. Слід зазначити зворотну сумісність процесорів Itanium з процесорами Intel x86 і HP PA-RISC. p align="justify"> У процесорах Itanium 2 застосовуються 64-розрядні інструкції безпосередньо на апаратному рівні, чого не було на процесорах Itanium.
Процесори Intel Itanium 2 сумісні на рівні двійкового коду c існуючим програмним забезпеченням, створеним для процесора Intel Itanium, що забезпечує спадкоємність розробок системного та прикладного ПЗ.
Мікроархітектура процесора Intel Itanium 2 забезпечує швидкий доступ до інтегрованої кеш-пам'яті, високу пропускну здатність при обміні інформацією між центральним процесором і системною пам'яттю і володіє значними обчислювальними ресурсами, прискорюють виконання команд і підвищують загальну продуктивність системи. В архітектурі Intel Itanium 2 використана 124-розрядна шина (раніше - 64 біт), що забезпечує передачу даних на частоті 400 МГц (раніше - 256 МГц), що забезпечило втричі більшу пропускну здатність шини процесора, ніж у випадку попередника. p align="justify"> Випущені кілька моделей процесора Intel Itanium 2 варіантів MP (Multi-Processor) і DP (DualProcessor) з тактовими частотами 1,5, 1,4, 1,3, 1,0 ГГц. Трирівнева кеш-пам'ять даних моделей характеризується наступними значеннями інформаційного об'єму: L1 - 32 Кбайт (команди і дані), L2 - 256 Кбайт і L3, відповідно, - 6, 4, 3, 1,5 Мбайт. При цьому модель з тактовою частотою 1,4 ГГц існує у двох варіантах об'єму кеш-пам'яті L3: 4 і 1,5 Мбайт. p align="justify"> Верхня модель процесора Intel Itanium 2 з об'ємом кеш-пам'яті третього рівня 6 Мбайт (ядро Madison, техпроцес 0,13 мкм) апаратно і програмно сумісна з першою версією процесора Intel Itanium 2 (ядро McKinley, 0, 18 мкм). Це забезпечує захист інвестицій OEM-виробників і кінцевих користувачів. Крім того, ця модель сумісна на рівні двійкового коду з існуючими програмами для архітектури Intel Itanium (Merced, 0,18 мкм) і може забезпечити підвищення продуктивності до 30% -50% і більше порівняно з попередником. br/>
3.1 Загальне пристрій мікропроцесора
В
Рисунок 3 - Внутрішня архітектура Itanium 2
Конвеєр в Itanium 2 складається з 8 етапів, здатний за один такт обробляти до 6 інструкцій та реалізує концепцію EPIC (Explicitly Parallel Instruction Computing - явне паралельне виконання команд).
Основними особливостями EPIC є:
- велика кількість регістрів;
масштабованість по кількості ф...