округлюється в більшу сторону до цілого числа машинних тактів. p align="justify"> Мікроконтролер конструктивно виконаний в корпусі БІС з 40 зовнішніми висновками. Усі висновки електрично сумісні з елементами ТТЛ: входи являють собою одиничну навантаження, а виходи можуть бути навантажені однієї ТТЛ-навантаженням. p align="justify"> З такої короткої характеристики видно, що ці прилади мають значні функціонально-логічними можливостями і являють собою ефективний засіб комп'ютеризації (автоматизації на основі застосування засобів і методів обробки даних і цифрового управління) різноманітних об'єктів і процесів. Сімейство МК серії 1816 має у своєму складі різні модифікації, що відрізняються один від одного ознаками, які перераховані в таблиці 3 .1
Таблиця 3.1.Семейство МК серії 1816.
Тип МКЕмкость пам'яті програм, КбайтЕмкость пам'яті даних, байтЧастота синхронізації, МГцКМ1816ВЕ48СППЗУ 1646КМ1816ВЕ49ПЗУ 212811КМ1816ВЕ35--646/11КМ1816ВЕ51СППЗУ 412812КМ1816ВЕЗ1 - 12812
Аналіз основних ознак МК серії 1816 показує, що МК48, МК49 і МК51 доцільно використовувати на етапі дослідно-конструкторської розробки і налагодження систем, а також у малосерійних виробах. Мікроконтролери, в яких немає резидентної пам'яті програм, використовують, як правило, не в кінцевих виробах, а в автономних налагоджувальних пристроях і багатофункціональних програмованих контролерах, де в якості пам'яті програм і даних використовуються зовнішні БІС і є засоби завантаження програм. br/>
3.2 Вибір мікросхем для реалізації системної шини
У мікропроцесорної системі використовується зовнішня організація системної магістралі: за допомогою регістра відбувається поділ молодшого байта даних і адреси (формування шини даних і шини адреси). МП в строго певні моменти часу повинен взаємодіяти з деякими мікросхемами. Тому в даній схемі необхідно передбачити пристрій, який за сигналами від процесора, буде підключати до його шинам адреси чи даних той чи інший мікросхему чи групу мікросхем. З цього можна зробити висновок, що в схемі системи повинен протікати певний процес однозначного вибору і він організується подачею на лінії адреси А12А14 певного коду вибору або сигналу дозволу доступу до окремого блоку чи блокам. p> Можна використовувати дешифратор, виконаний у вигляді ТТЛ устрою середній рівень інтеграції, призначеного для перетворення двійкового коду в напруга логічного рівня, яке з'являється в цьому вихідному дроті, десятковий номер якого відповідає бінарного коду. Згодом вихідний провід дешифратора підключають до входу "Вибір мікросхеми" потрібної мікросхеми. p> Як дешифратора будемо використовувати мікросхему КР531ІД7. Вибір даного дешифратора обумовлений кількістю вихідних ліній і здатністю навантаження. p> Мікросхема КР531ІД7 - високошвидкісний дешифратор, перетворюючий трехразрядного код у напруга низького логічного рівня, що з'являєт...