. Також розробку спеціалізованих мікропроцесорів, орієнтованих на створення нейронних систем і цифрову обробку сигналів, ведуть НТЦ В«МодульВ» і ГУП НВЦ В«ЕЛВІСВ». Ряд серій мікропроцесорів також виробляє ВАТ В«АнгстремВ». p align="justify"> НИИС розробляє процесори серії Комдив на основі архітектури MIPS. Техпроцес - 0.5 мкм, 0.3 мкм; КНС. p align="justify"> КОМДІВ32 (en: KOMDIV-32), 1890ВМ1Т, в тому числі у варіанті КОМДІВ32-С (5890ВЕ1Т), стійкому до впливу факторів космічного простору (іонізуючого випромінювання)
КОМДІВ64 (en: KOMDIV-64), КОМДІВ64-СМП
Арифметичний співпроцесор КОМДІВ128
ЗАТ ПКК Міландр розробляє 16-розрядний процесор цифрової обробки сигналів і 2-х ядерний процесор:
рік, 1967ВЦ1Т - 16-розрядний процесор цифрової обробки сигналів, частота 50 МГц, КМОП 0.35 мкм
рік, 1901ВЦ1Т - 2-х ядерний процесор, DSP (100 МГц) і RISC (100 МГц), КМОП 0.18 мкм
НТЦ В«МодульВ» розробив і пропонує мікропроцесори сімейства NeuroMatrix:
рік, 1879ВМ1 (NM6403) - високопродуктивний спеціалізований мікропроцесор цифрової обробки сигналів з векторно-конвеєрної VLIW/SIMD архітектурою. Технологія виготовлення - КМОП 0.5 мкм, частота 40 МГц. p align="justify"> рік, 1879ВМ2 (NM6404) - модифікація 1879ВМ1 із збільшеною до 80 МГц тактовою частотою і 2Мбітним ОЗУ, розміщеним на кристалі процесора. Технологія виготовлення - 0.25 мкм КМОП. p align="justify"> рік, 1879ВМ4 (NM6405) - високопродуктивний процесор цифрової обробки сигналів з векторно-конвеєрної VLIW/SIMD архітектурою на базі запатентованого 64-розрядного процесорного ядра NeuroMatrix. Технологія виготовлення - 0.25 мкм КМОП, тактова частота 150 МГц. p align="justify"> НВІС 1879ВМ3 - програмований мікроконтроллер з ЦАП і АЦП. Частота вибірок до 600 МГц (АЦП) і до 300 МГц (ЦАП). Максимальна тактова частота 150 МГц. p align="justify"> ГУП НПЦ Елвіс розробляє і виробляє мікропроцесори серії В«МультикорВ», відмітною особливістю яких є несиметрична багатоядерність. При цьому фізично в одній мікросхемі містяться одне CPU RISC-ядро з архітектурою MIPS32, що виконує функції центрального процесора системи, і одне або більше ядер спеціалізованого процесора-акселератора для цифрової обробки сигналів з плаваючою/фіксованою точкою ELcore-xx (ELcore = Elvees s core), заснованого на В«гарвардськоїВ» архітектурі. CPU-ядро є провідним в конфігурації мікросхеми і виконує основну програму. Для CPU-ядра забезпечений доступ до ресурсів DSP-ядра, що є веденим стосовно CPU-ядра. CPU мікросхеми підтримує ядро ​​ОС Linux 2.6.19 або ОС жорсткого реального часу QNX 6.3 (Neutrino).
рік, 1892ВМ3Т (MC-12) - однокристальна мікропроцесорна система з двома ядрами. Центральний процесор - MIPS32, сигнальний співпроцесор - SISD ядро ​​ELcore-14. Технологія виготовлення - КМОП 250 нм, час...