Від 0 до 4 МГц, при живленні від 2.7 В до 6.0 В.
· Продуктивність, аж до 10 MIPS при 10 МГц.
· Один 8-ми розрядний таймер / лічильник з окремим попередніми дільником частоти.
· Один 16-ти розрядний таймер / лічильник з окремим попередніми дільником частоти з режимами порівняння і захоплення.
· Повнодуплексний UART.
· Обирані 8, 9, або 10-ти розрядні режими широтно-імпульсної модуляції (ШІМ).
· Зовнішні та внутрішні джерела переривання.
· Програмований стежить таймер з вбудованим тактовим генератором.
· Вбудований аналоговий компаратор.
· Економічні режими очікування і зниженого енергоспоживання.
· Програмована блокування для безпеки програмного забезпечення.
· 20 висновків.
Структурна схема AT90S2313
Розташування висновків AT90S2313
Загальний опис: S2313 є 8-ми розрядним CMOS мікроконтролером з низьким енергоспоживанням, заснованим на вдосконаленій AVR RISC архітектурі. Завдяки виконанню високопродуктивних інструкцій за один період тактового сигналу, AT90S2313 досягає продуктивності, що наближається до рівня 1 MIPS на МГц, забезпечуючи розробнику можливість оптимізувати рівень енергоспоживання відповідно до необхідної обчислювальної продуктивністю.
Ядро AVR містить потужний набір інструкцій і 32 робочих регістра загального призначення. Всі 32 регістра безпосередньо підключені до арифметико - логічного пристрою (АЛП), що забезпечує доступ до двох незалежних регістрів при виконанні однієї інструкції за один такт. В результаті, дана архітектура має більш високу ефективність коду, при підвищенні пропускної здатності, аж до 10 разів, порівняно зі стандартними микроконтроллерами CISC.S2313 має: 2 Кбайт Flash - пам'яті з підтримкою внутрішньосистемного програмування, 128 байт EEPROM, 15 ліній I / O загального призначення, 32 робочих регістра загального призначення, універсальні таймери / лічильники з режимами порівняння, внутрішні і зовнішні переривання, програмований UART послідовного типу, програмований стежить таймер з вбудованим тактовим генератором і програмований послідовний порт SPI для завантаження програм в Flash пам'ять, а також, два програмно обираних режиму економії енергоспоживання. Режим очікування «Idle Mode» зупиняє CPU, але дозволяє функціонувати SRAM, таймером / лічильниками, SPI порту і системі переривань. Режим економії енергоспоживання «Power Down» зберігає значення регістрів, але зупиняє тактовий генератор, відключаючи всі інші функції мікроконтролера, аж до наступного зовнішнього переривання, або до апаратної ініціалізації.
Пристрій проводиться із застосуванням технологи незалежній пам'яті з високою щільністю розміщення, розробленої в корпорації Atmel. Вбудована Flash - пам'ять з підтримкою внутрішньосистемного програмування забезпечує можливість перепрограмування програмного коду в складі системи, за допомогою SPI послідовного інтерфейсу, або за допомогою стандартного програматора незалежній пам'яті. Завдяки поєднанню вдосконаленого 8-ми розрядного RISC CPU з Flash-пам'яттю з підтримкою внутрішньосистемного програмування на одному кристалі вийшов високопроду...