хідне Значення регістру SR вітягується Зі стека, відновлюючі Попередній режим роботи;
біті регістра SR, збережені в стеку, могут буті змінені у процедурі ОБРОБКИ переривані. У цьом випадка при віконанні відряд RETI мікроконтролер перемкне в Інший режим роботи.
Типове споживання Струму мікроконтролерамі сімейства MSP430 показань на рис. 5.
Малюнок 5 - Типове споживання Струму мікроконтролерамі сімейства MSP430 в залежності від режиму роботи
2. Будова мікроконтролера
2.1 Порти Введення Виведення
Мікроконтролер MSP430 містіть 2 псуй Вступ / Виведення P1 та P2: 10 виводів - порт P1 (8 біт) i порт P2 (2 біті) (рис.6).
Малюнок 6 - Мікросхема мікроконтролера MSP430
В табліці 2 наведені призначення та описание виводів портів Вступ / Виведення P1 та P2 мікроконтролера MSP430F2013.
Таблиця 2 - Призначення та описание портів Вступ / Виведення P1 та P2 мікроконтролера MSP430F2013
ВівідНомер виводу I/OОпісP1.0 / TACLK / ACLK / A0 +2 I / OЦіфровій вивід I / O загально призначення; Timer_A: вхідній сигнал сінхронізації TACLK; Вихідний сигнал ACLK; SD16_A: позитивний аналоговий вхід A0. P1.1 / TA0 / A0-/ A4 + / 3I/OЦіфровій вивід I / O загально призначення; Timer_A: режим захоплення - вхід CCI0A, режим порівняння - вихід Out0; SD16_A: негативний аналоговий вхід A0; SD16_A: позитивний аналоговий вхід A4. P1.2 / TA1 / A1 + / A4-4I/OЦіфровій вивід I / O загально призначення; Timer_A: режим захоплення - вхід CCI1A, режим порівняння - вихід Out1; SD16_A: позитивний аналоговий вхід A1; SD16_A: негативний аналоговий вхід A4. P1.3 / VREF / A1-5I/OЦіфровій вивід I / O загально призначення; Вхід для зовнішньої опорної напруги вихід для внутрішнього джерела опорної напруги; SD16_A: негативний аналоговий вхід A1. P1.4 / SMCLK / A2 + / TCK6I/OЦіфровій вивід I / O загально призначення; Вихідний сигнал SMCLK; SD16_A: позитивний аналоговий вхід A2; Тестування сінхронізації JTAG, вхід для прістроїв програмування и тестування. P1.5 / TA0 / A2-/ SCLK / TMS7I/OЦіфровій вивід I / O загально призначення; Timer_A: режим порівняння - вихід Out0; SD16_A: негативний аналоговий вхід A2; USI: вхід зовнішньої сінхронізації у режімі SPI чі I2C, вихід сінхронізації у режімі SPI; Вибір режиму тестування JTAG, вхід для прістроїв програмування и тестування. P1.6 / TA1 / A3 + / SDO / SCL / TDI / TCLK8I/OЦіфровій вивід I / O загально призначення; Timer_A: режим захоплення - вхід CCI1В, режим порівняння - вихід Out1; SD16_A: позитивний аналоговий вхід A3; USI: Виведення Даних у режімі SPI; Сінхронізація I2C у режімі I2C; Вхід JTAG тестування Даних; Вхід тестування сінхронізації во время програмування и тестування. P1.7 / A3-/ SDI / SDA / TDO / TDI9I/OЦіфровій вивід I / O загально призначення; SD16_A: негативний аналоговий вхід A3; USI: введення Даних у режімі SPI, введення Даних I2C у режімі I2C; Вихід для JTAG тестування Даних; Вхід тестування Даних во время програмування и тестування. XIN / P2.6 / TA113I/OВхід для кварцовий генератора; Цифровий вивід I / O загально призначення; Timer_A: режим порівняння - вихід Out1. XOUT / P2.712I/OВіхід для кварцовий генератора; Цифровий вивід I / O загально призн...