Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Новые рефераты » Розробка керованого контролера на базі мікропроцесорного комплекту серії КР580

Реферат Розробка керованого контролера на базі мікропроцесорного комплекту серії КР580





ться в процесі обробки. Блоки ОЗУ можуть бути побудовані на елементах статичної чи динамічної пам'яті.

В динамічної пам'яті основним елементом є бар'єрна ємність pn переходу. Тому блоки ОЗУ на динамічної пам'яті вимагають постійної регенерації, тобто підтримка вмісту комірок пам'яті, незалежно від циклу звернення до пам'яті, через задані інтервали часу, обумовлені технічними умовами. Пристрої регенерації виконуються на кристалі елемента пам'яті і вимагають тільки зовнішнього синхроимпульса.

Основним елементом пам'яті в статичних ОЗУ є тригер і тому не потрібно додаткових пристроїв, що підтримують режим зберігання інформації в цих елементах пам'яті. ОЗУ статичного типу набули найбільшого поширення в системах пам'яті машин спеціального призначення, оскільки володіють великою швидкодією і надійністю.

ОЗУ виконуються у вигляді окремих блоків МП систем на мікросхемах середньої та великої ступеня інтеграції, досягають об'ємом сотень МБт. І не зберігають інформацію при відключенні живлення.

Відповідно до технічного завдання розробляється контролер повинен володіти об'ємом ОЗУ рівним 41 кБт. Для організації ОЗУ використовується 5 мікросхем КР537РУ16А, і 2 мікросхеми КР537РУ5. Характеристики цих мікросхем наведені в таблиці 2.5.


Таблиця 2.5 - Параметри мікросхем ОЗУ

ТехнологіяОрганізація, бітВремя вибірки, нсUcc, ВIcc, mAn-МОП8192 x 83505 ± 0,5140 n-ЛІЗМОП1К x 43505 ± 0,25130

.6 ВИБІР БІС ТАЙМЕРА


Програмований таймер (ПТ) КР580ВІ53 призначений для організації роботи мікропроцесорних систем в режимі реального часу і дозволяє формувати сигнали з різними тимчасовими і частотними характеристиками. ПТ має три незалежні канали, кожен з яких містить 16-розрядний віднімає лічильник. Лічильники можуть працювати в двійковому або двійково-десятковому коді, з однобайтное або двухбайтного числами.

Структурна схема ПТ наведена на рис. 8. До складу БІС входять: - буфер даних, призначений для обміну даними і керуючими словами між МП і ПТ; - схема управління читанням / записом, що забезпечує виконання операції виведення / введення інформації в ПТ; - регістр керуючого слова, призначений для запису керуючих слів , які задають номер каналу, режим роботи лічильника, формат записуваного числа;

Ст0 ... СТ2 - віднімаються лічильники Пт

Зв'язок з МП здійснюється за рахунок підключення висновків ПТ до шин адреси, управління і даних. Необхідною умовою при цьому є знання призначень висновків БІС КР580ВІ53, опис яких наведено в табл. 2.6.

Таблиця 2.6 - Опис висновків БІС КР580ВІ53

Позначення виводаНомер контактаНазначеніе виводаD (7 - 0) 2; 2; 3; 4; 5; 6; 7; 8Канал даннихRD22Сігнал? читання? WR23Сігнал? запис? A0, A119: 20Адресние входи, що вибирають один з каналів ПТ або керуючий регістрCS21Вибор мікросхемиCLK0 - CLK29; 15; 18Входи синхронізації счетчіковGATE0 - GATE211; 14; 16Входи управління счетчіковOUT0 - OUT210; 13; 17Виходние сигнали счетчіковUCC24Напряженіе харчування (+5 В) GND12Напряженіе харчування (0 В)

Установка режиму роботи кожного каналу ПТ проводиться програмно шляхом запису керуючого слова та початкової вмісту лічильника за допомогою команд виводу (OUT)....


Назад | сторінка 7 з 15 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Розробка інформаційної системи накопичення, зберігання та вибірки даних про ...
  • Реферат на тему: Проектування цифрових пристроїв з використанням цифрових мікросхем малої і ...
  • Реферат на тему: Способи запису інформації на вінчестер, головки читання-запису
  • Реферат на тему: Фізика роботи інтегральних мікросхем
  • Реферат на тему: Захист інформації в системах реального часу