ери зі складною логікою бувають також одно-і двоступінчасті. У цих тригерах поряд з синхронними сигналами присутні і асинхронні. Такий тригер зображений на рис. 1, верхній (S) і нижній (R) вхідні сигнали є асинхронними. p align="justify"> Тригерні схеми класифікують також за такими ознаками: кількістю цілочисельних стійких станів (підставі системи числення) (зазвичай стійких станів два, рідше - більше, див двійковий тригер, трійчастий тригер, четверичной тригер [8], ... , десятковий тригер, ..., n-ічний тригер, ...);
числу рівнів - два рівні (високий, низький) в дворівневих елементах, три рівня (позитивний, нуль, негативний) у трирівневих елементах [9], ..., N-рівнів у N-рівневих елементах, ... ;
за способом реакції на перешкоди - прозорі і непрозорі. Непрозорі, у свою чергу, діляться на проникні і непроникні. p align="justify"> за складом логічних елементів (тригери на елементах І-НЕ, АБО-НЕ та ін.)
D-тригери
тригери також називають тригерами затримки (від англ. Delay).
В
Приклад умовного графічного позначення (УДО) D-тригера з динамічним синхронним входом С і з додатковими асинхронними інверсними входами S і RD Q (t) Q (t +1) тригер (D від англ. delay - затримка або від data - дані) - запам'ятовує стан входу і видає його на вихід. D-тригери мають, як мінімум, два входи: інформаційний D і синхронізації С. Після приходу активного фронту імпульсу синхронізації на вхід З D-тригер відкривається. Збереження інформації в D-тригерах відбувається після спаду імпульсу синхронізації С. Так як інформація на виході залишається незмінною до приходу чергового імпульсу синхронізації, D-тригер називають також тригером із запам'ятовуванням інформації або тригером-засувкою. Міркуючи чисто теоретично, парафазного (двофазний) D-тригер можна утворити з будь-яких RS-або JK-тригерів, якщо на їх входи одночасно подавати взаємно інверсні сігнали.тріггер в основному використовується для реалізації засувки. Так, наприклад, для зняття 32 біт інформації з паралельної шини, беруть 32 D-тригера і об'єднують їх входи синхронізації для управління записом інформації в засувку, а 32 D входу під'єднують до шини.
У одноступінчатих D-тригерах під час прозорості всі зміни інформації на вході D передаються на вихід Q. Там, де це небажано, потрібно застосовувати двоступеневі (двотактні, Master-Slave, MS) D-тригери. br/>В
Умовне графічне позначення D-тригера із статичним входом синхронізації С
Висновки по літературному огляду.
У літературному огляді були розглянуті основні способи і схемотехнічні рішення компаратора. Були розглянуті схеми аналогових, аналогових інтегральних компараторів, схеми реалізації двухпорогового ...