Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Статьи » Підвищення якості передачі телеметричної інформації за час польоту ракетоносія

Реферат Підвищення якості передачі телеметричної інформації за час польоту ракетоносія





мкс? 0,3

Ресурс роботи приладу не менше 2000 год. Час безперервної роботи не обмежена. Маса приладу (1,3 ± 0,2) кг. Параметри вихідних сигналів повинні знаходитися в межах зазначених у таблиці 11.


Таблиця 11 - Межі вихідних сигналів

Найменування сигналу, ланцюги, параметраЗначеніе параметраНагрузкаВих.ВЧ 0Вих.ВЧ1Амплітуда імпульсів, В7-10Длітельность імпульсів, мкс0,4-0,6-Тривалість фронту, мкс? 0,2Длітельность зрізу, мкс? 0,3Вих. НЧ0Вих НЧ1Амплітуда імпульсів, В3.5-7.5Длітельность імпульсів, мкс0,4-0,6Скважность? 2Длітельность фронту, мкс? 0,2Длітельность зрізу, мкс? 0,3

Функціональна схема приладу представлена ??на малюнку 3

Прилад складається з плати управління, двох плат ОЗУ і двох плат джерел живлення. Плати ОЗУ абсолютно ідентичні і являють собою два банки даних ОЗУ. Вхідні, вихідні, а так само адреса подаються паралельно на обидві плати. Вибір конкретної плати здійснюється за сигналом BRO (BRO1 для першого банку ОЗУ і BRO2 - для другого). Плата управління здійснює перетворення вхідної інформації, формування поточного адреси і сигналу вибору поточного банку ОЗУ, запис і читання інформації в ОЗУ, а так само перетворення вихідної інформації.

Функціональна схема плати управління представлена ??на малюнку 4.

На платі управління розміщені такі вузли:

вхідні согласующая частина (О1-О4, V1, V2);

перетворювач рівня (ПРО6);

перетворювач в послідовний потенційний код (ППК) (О10);

- послідовно-паралельний реєстратор (О17);

реєстратор вхідних даних (Щ20);

формувач сигналів управління ОЗУ (О7, О16, О18: 1, О21, О23, О14, О15: 3);

- формувач адреси (О7.2, О8, О9, О11-О14, О18.2, О22);

- паралельно-послідовний регістр (О24);

перетворювач послідовно потенційного коду в код нулів і одиниць (О15.2, О21.2, О11.4);

перетворювач рівня (О31, ПРО5);

- вихідна согласующая частину.

Вхідний сигнал у вигляді послідовного коду нулів і одиниць надходить з вхідного з'єднувача на вхідних узгоджувальних частину, а далі, через перетворювач рівня, який перетворює в послідовний потенційний код (ППК). На мікросхемі виділяються вхідний послідовний код (О10: 6) і імпульси символьної частоти 512 кГц (О10: 3).

Ці імпульси в формирователе сигналів управління ОЗУ, на елементах О7.1, О16, О18.1 використовуються для формування немов частоти, а так само сигналів читання і запису інформації.

Імпульсами символьної частоти тактується послідовно-паралельний регістр, на який надходить послідовний потенційний код. На виході регістра виходить паралельний восьмирозрядний код. Отриманий код надходить на паралельний регістр, де защелкивается по передньому фронту імпульсної немов частоти (О18: 3).

По фронту другого імпульсу символьної частоти чергового слова тригер О23.2 зводиться в одиницю. Логічний нуль з виходу О23: 8 надходить на вхід О24: 15 дозволу запису вихідного паралельно-послідовного регістра, записуючи в нього вихідну інформацію з ОЗУ.

Вихідний послідовний потенційний код з виведення О24: 13 надходить на перетворювач в код нулів і одиниць. Отриманий код нулів і одиниць, через перетворювач рівнів .. і вихідну погоджує частина, подається на вихідні з'єднувачі.

Формувач адреси формує адреса ОЗУ, а так же сигнал вибірки банку ОЗУ. На елементах О8, О9, О7.2 зібраний лічильник адрес, тактируемого сигналом немов частоти. Молодші (SA0-SA14) адреси через інвертори О12-О14 поступаю безпосередньо на плати ОЗУ. При досягненні лічильником значення 30000Н на О15: 3 з'являється рівень логічної «1», який скидає лічильник в нульовий стан. Елементи R2, C7 необхідні для скидання лічильників при включенні живлення.

Вибір поточного банку пам'яті здійснюється на елементах О19, О16.3, О18.4 при значенні адреси 0-1EFFFH на виведенні О16: 8 формується сигнал логічного «0», який є сигналом вибору банку 1. У інтервалі адрес 1F000H - 2FFFFH сигнал на виводі О16: 8 змінюється на протилежні, що є сигналом вибору банку 2.


Малюнок 4 - Функціональна схема БЗІ


На елементах О11.2, О11.3, О22, О18.2, О18.3 зібрана схема формування старших розрядів адреси (SA15, SA16).

На тригері О23: 5 формується строб роботи з ОЗУ. За цим сигналом відбувається запис або читання інформації з ОЗУ. На виході О15: 11 формується сигнал читання ОЗУ, а на виході О14: 8 - сигнал записи ОЗУ.

Плати ОЗУ ідентичні. На кож...


Назад | сторінка 10 з 15 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Мікропроцесорна система управління перетворювач частоти
  • Реферат на тему: Проектування спеціалізованого розподільника імпульсів, який виробляє вісім ...
  • Реферат на тему: Пристрій перетворення аналогових сигналів двійковий код і його перетворення ...
  • Реферат на тему: Перетворювач частоти
  • Реферат на тему: Електропривод за схемою перетворювач частоти - асинхронний двигун