у операцію 3І-НЕ. Містить три логічних елемента. Цоколевка мікросхеми та її умовне позначення наведені на малюнку 18. br/>В
Малюнок 18 - Мікросхема К561ЛА9
.4 Мікросхема К561ЛЕ5
Виконує логічну операцію 2ИЛИ-НЕ. Містить чотири логічних елемента. Цоколевка мікросхеми та її умовне позначення наведені на рисунку 19. br/>В
Малюнок 19 - Мікросхема К561ЛЕ5
Мікросхема К561ЛЕ10
Виконує логічну функцію 3ІЛІ-НЕ. Містить три інтегральних елемента. Цоколевка мікросхеми та її умовне позначення наведені на рисунку 20. <В
Рисунок 20 - Мікросхема К561ЛЕ10
Мікросхема К561ЛІ1
Мікросхема реалізує функцію 9І, є також інвертор. Цоколевка мікросхеми та її умовне позначення наведені на рисунку 21. br/>В
Малюнок 21 - Мікросхема К561ЛІ1
Мікросхема К561ИЕ8
Мікросхема є лічильник за модулем 10 з дешифратором. Вона виконана на основі пятікаскадного високошвидкісного лічильника Джонсона і дешифратора, що перетворює двійковий код в сигнал на одному з десяти висновків. p align="justify"> Якщо на вході дозволу рахунку V присутній низький рівень, лічильник здійснює рахунок синхронно з позитивним фронтом на тактовій вході С. При високому рівні на вході V дію входу З забороняється і рахунок зупиняється. Скидання лічильника здійснюється подачею високого рівня на вхід R. Лічильник має вихід перенесення Р. Позитивний фронт вихідного сигналу перенесення з'являється через 10 імпульсів на вході С і використовується як вхідний сигнал для лічильника наступної декади. Структурна схема лічильника К561ИЕ8 і його умовне позначення наведені на рисунку 22. br/>В
Малюнок 22 - Мікросхема К561ИЕ8
Мікросхема К561ІЕ10
Мікросхема містить два незалежних четирехразрядних двійкових лічильника з паралельним виходом. Для підвищення швидкодії в ІС застосований паралельний перенесення у всі розряди. Подача лічильних імпульсів може проводитися або в позитивній полярності (високим рівнем) на вхід С, або в негативній полярності (низьким рівнем) на вхід V. У першому випадку дозвіл рахунки встановлюється високим рівнем на вході V, а в другому випадку - низьким рівнем на вході С.
Структурна схема та умовне позначення лічильників типу ІЕ10 наведені на малюнку 22.
При побудові багаторозрядних лічильників з числом розрядів більше чотирьох з'єднання між собою ІС ІЕ10 може проводитися з послідовним або паралельним формуванням переносу. У першому випадку на вході (вивід 1 або 9) наступного каскаду лічильника подається високий рівень з виходу Q4 (висновки 6 або 14) попереднього каскаду. br/>В
Малюнок 22 - Мікросхема К561ІЕ10
Мікросхема К561ІЕ16
Мікросхема містять...