В якості блоку управління виберемо мікросхему 155ІЕ9.
ІЕ9-це чотирьохрозрядний синхронний двійково-десятковий лічильник. Лічильник запускається позитивним перепадом тактового імпульсу, що подається на вхід синхронізації С. Лічильник встановлюється в попереднє стан за наявності на вході паралельної завантаження напруги низького рівня. У цьому випадку дозволена подача сигналу на тригер через вхід попередньої установки D0 .... D3 в момент приходу позитивного перепаду на вході C. Для синхронного каскадування мікросхема має два входи дозволу: CEP (позитивний) і CET (допоміжний), а також TC (закінчення рахунку). З лічильник вважає імпульси, якщо на входах CEP і CET присутня напруга високого рівня. Вхід CET подальшого лічильника з'єднує з виходом ТЗ подальшого лічильника з'єднує з виходом TС попереднього лічильника. p> Особливості роботи:
не можна подавати позитивний перепад на вхід, якщо на вході C присутня напруга низького рівня, а на вході CEP і CET-високого.
можна змінювати сигнал на вході CEP і CET, якщо на вході C присутня напруга низького рівня.
УДО мікросхеми 155ІЕ9 наведена на малюнку 13.
В
Малюнок 11 УДО мікросхеми 155ІЕ9
В
Рисунок 12 - Схема включення мікросхеми 155ІЕ9
2.6 Вибір принципової схеми стереодекодера
В якості стереодекодера виберемо мікросхему К174ХА14. Стереодекодер для застосування в стаціонарній і переносний апаратурі першої та другої групи складності. Мікросхема містить: операційний підсилювач, | |-комутатор, | | |-емітерних повторювач, | V -декодер, V-синхронний детектор, V | -підсилювач з гістерезисом, V | |-перемикач, V | | |-стабілізатор напруги, | X-квадратор, X-дільник частоти на два, X |-генератор, керований напругою; X | |-підсилювач, X | | | - фазовий детектор петлі ФАПЧ.
Призначення висновків: 1.6-коригувальний фільтр ВЧ; 2,5,13-не використовуються; 3-вивід каналу B; 4-висновок каналу A; 7,8-фільтр 50 мкс; 9,10 - фільтр перемикача; 11-індикатор стерео ; 12-загальний; харчування (-U); 14-контроль частоти генератора, керованого напругою; 15, 17 -фільтр ФАПЧ; 16-вхід ФАПЧ; 18 підстроювання частоти генератора; 19 - вихід квадратора; 20,24-коригувальний фільтр НЧ; 21-вхід комплексного стереосигнала; 22-харчування (+ Uі.п.); 23-блокування.
Структурна схема стереодекодера представлена ​​на малюнку 15.
В
Малюнок 13 Структурна схема мікросхеми К174ХА14.
Принципова схема включення мікросхеми К174ХА14 представлена ​​на малюнку 16.
В
Малюнок 14 - Схема включення
3. Розрахунковий розділ
.1 Електричний розраху...