Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Курсовые обзорные » Розробка мікропроцесорної системи

Реферат Розробка мікропроцесорної системи





алізірует, що запитувач агент підтримує завершення транзакції з використанням Deferred Phase.DRDY # - Data readyУстанавлівается джерелом даних для вказівки на достовірність даних на шіне.DRDY_C1 # (O) Копії сигналу DRDY.DRDY_C2 # (O) DSZ [1:0] # (I/O) - Data SizeСігнал розміру даних. Для процесорів Itanium 2 завжди DSZ # = 01.EXF [4:0] # (I/O) - Extended FunctionСігнали вказують будь спеціальне функціональне вимога, пов'язане з операцією залежно від режиму запиту або возможностямі.FCL # (I/O) - Flush Cache LineСігнали вказують, що пам'ять транзакції ініціює глобальні Flush Cache (FC) інструкціі.FERR # - FPU errorОшібка FPUGSEQ # (I) - Assertion of the Guaranteed SequentialityСігнал показує, що платформа нарантірует завершення транзакції без повторів при збереженні секвенціальності.HIT # - Cache hitУказивает на кеш-влучення для поточного адреси, формується як результат циклу слеженіяHITM # - Cache hit Modified Вказує на потрапляння в модифіковану рядок. Іншим процесорам забороняється звертатися до цих даних в пам'яті до виконання зворотної запісі.ID [9:0] # (I) Сигнали приводять в дію відстрочку агента.IDS # (I) Сигнал стробу для сигналу ID [9:0] #. IGNNE # - Ignore numeric errorsІгноріровать помилки співпроцесора, виняток, не вирабативаются.INIT # - InitializationСігнал В«м'якоїВ» ініціалізації процесора (процесор просто перемикається в реальний режим і переходить до адреси початкового вектора). INT (I) Сигнал запиту переривання (переривання зовнішнє, маскируемое). LEN [2:0] # (I/O) - Data LengthСігнал довжини данних.LINT [1:0] - Local InterruptШіна APIC, якщо APIC заборонено - сигнали перетворюються на стандартні INTR і NMI.LOCK # Блокування шини на час транзакції, сигнал встановлюється на час виконання команди викликає транзакцію з префіксом LOCK.NMI (I) Вхідний сигнал NMI (non-maskable interrupt) призначений для запиту немаскованого переривання, як і на попередніх версіях мікропроцессоров.OWN # (I/O) - Guaranteed Cache Line OwnershipГарантірованное право власності на лінію КЕШа.PMI # (I) - Platform Management InterruptСігнал встановлює високий пріоритет переривання процессора.PWRGOOD (I) - Power GoodСігнал енергіі.REQ [5:0] # - requestЛініі за якими абоненти шини визначають тип активної транзакції (memory reference, I /O, write-back, burst R/W і т.д.), вводиться власником шіни.RESET # (I) Сигнал сброса.RP # (I/O) - Request ParityСігнал запиту парітета.RS [2:0] # - Response statusСостояніе відповідача, лінія управляє ться пристроєм відповідальним за завершення транзакціі.RSP # - Response status parityПарітет для ліній RS [2:0] # SBSY # (I/O) - Strobe Bus BusyСігнал надсилається ініціатором, коли він володіє стробом шіни.SBSY_C1 # (O) Копії сигналу SBSY # (I/O) SBSY_C2 # (O) SPLCK # (I/O) - Split LockУказивает що заблокована робота буде складатися з чотирьох заблокованих операцій.STBn [7:0] # and STBp [7:0] # (I/O ) Використовуються для передачі даних на д...


Назад | сторінка 10 з 19 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Аналіз даних за допомогою технології Data Mining
  • Реферат на тему: Випробувальний сигнал
  • Реферат на тему: Технології аналізу даних (Text Mining, Data Mining)
  • Реферат на тему: Амплітудно-модульований сигнал 10МГц 20-2000Гц
  • Реферат на тему: Амплітудно-модульований сигнал 10МГц 20-2000Гц