Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Статьи » Розробка плати &Пристрій управління та індикації РЛС& та програмного комплексу для прошивки входить до її складу мікросхеми ПЗУ EPC2 фірми Altera

Реферат Розробка плати &Пристрій управління та індикації РЛС& та програмного комплексу для прошивки входить до її складу мікросхеми ПЗУ EPC2 фірми Altera





го модуля програми ПЛІС має ім'я usc.tdf. 3.4 Підпрограма формувача режиму роботи ПЛІС Формувач режиму роботи ПЛІС формує сигнал MODE, що визначає режим тестового самоконтролю УУіІ. При надходженні низького рівня сигналу TEST і наявності високого рівня сигналу TU сигнал MODE перемикається на протилежний рівень. Низький рівень сигналу TU забороняє переключення сигналу MODE і встановлює його в низький рівень. Коли MODE=1, то це говорить про включення режиму тестового самоконтролю. Дозволяється трансляція сигналів tnorm і terror, що формуються підпрограмою пристрої тестового самоконтролю, на вихід ПЛІС, і включається відповідна індикація УУіІ. Мультиплексор вихідних інформаційних сигналів починає трансляцію тестових сигналів на свої вихідні лінії. При MODE=0 забороняється трансляція сигналів tnorm і terror, а мультиплексор вихідних сигналів перемикається на трансляцію вихідних інформаційних сигналів пристрою обробка сигналів. Файл підпрограми пристрою формування режиму роботи ПЛІС має ім'я form_mode.tdf. 3.5 Підпрограма формувача сітки частот і керуючих сигналів Вхідним сигналом формувача сітки частот є тактова частота 1МГц. У результаті ділення цієї частоти, за допомогою 26-розрядного лічильника, формуються такі сигнали data_ts [56..0] - тестові інформаційні сигнали; ft_ts, cf, nres - сигнали тактової частоти, що використовуються в пристрої тестового самоконтролю; ftt - сигнал з частотою 0,5 Гц; ftt2 - сигнал з частотою 1 Гцж ftt3 - сигнал з періодом 60с.

Сигнал початкової установки nreset формується за допомогою сигналу ftt2.

Файл підпрограми формувача сітки частот і керуючих сигналів має ім'я form_f.tdf.


. 6 Підпрограма пристрої тестового самоконтролю


У режимі тестового самоконтролю ПЛІС транслюєтьсяует на інформаційні виходи тестові сигнали у вигляді" рухомого одиниці, після чого порівнює його з вхідними сигналами і формує, за результатами, сигнали tnorm і terror.

При запуску тестового самоконтролю з використанням мікросхем DA6-DA9 проводиться додаткова інверсія вхідних сигналів IN0-IN3

Файл підпрограми пристрої тестового самоконтролю має ім'я form_control.tdf.


. 7 Підпрограма вихідного мультиплексора


Вихідний мультиплексор в режимі тестового самоконтролю транслює на інформаційні виходи ПЛІС сигнали тестового самоконтролю, а в режимі роботи сигнали з виходу пристрою обробки сигналів і виробляється додаткове стробирование їх тактовою частотою 1 МГц.

Файл підпрограми пристрої обробки сигналів має ім'я form_out.tdf.


. 8 Підпрограма пристрої обробки сигналів


У залежності від варіанту виконання (по сигналу WMODE), пристрій обробки сигналів викликає підпрограму режиму керування або підпрограму режиму сигналізації. Файл підпрограми пристрої обробки сигналів має ім'я proc.tdf.


. 9 Підпрограма режиму управління


Вхідні і вихідні сигнали УуіІ, працював у режимі управління, наведені в таблицях 3.1 - 3.4.

У дужках, після найменування сигналу, вказано його активний рівень. Вихідні сигналу формуються згідно розробленої схеми функціональної структури. Вихідний сигнал Ознака має постійний рівень логічного нуля.

Файл підпрограми режиму управління має ім'я proc_usc.tdf.


Таблиця 3.1 - Вхідні сигнали управління ПК

Найменування сігналаНаіменованіе контакту на Х1Основ. ПК 1 ТУ-ТС (лог.0) Вх./Вих.27Основ. ПК 2 ТУ-ТС (лог.0) Вх./Вих.28Предв. ПК вкл. ТУ-ТС (лог.0) вх./Вих. 7Предв. ПК откл. ТУ-ТС (лог.0) вх./Вих. 9Предв. ПК вкл ПРЛС (лог.0) вх./Вих. 8Предв. ПК откл. ПРЛС (лог.0) Вх./Вих.10Работа ПК вкл. ТУ-ТС (лог.0) Вх./Вих.11Работа ПК откл. ТУ-ТС (лог.0) Вх./Вих.13Работа ПК вкл. ПРЛС (лог.0) Вх./Вих.12Работа ПК откл. ПРЛС (лог.0) Вх./Вих.14Аварійное включення ПК (лог.0) Вх./Вих.48Аварійное відключення ПК (лог.0) Вх./Вих.49

Таблиця 3.2 - Вхідні сигнали управління ВК

Найменування сігналаНаіменованіе контакту на Х1Основ. ВК 1 ТУ-ТС (лог.0) Вх./Вих.31Основ. ВК 2 ТУ-ТС (лог.0) Вх./Вих.32Предв. ВК вкл. ТУ-ТС (лог.0) Вх./Вих.17Предв. ВК откл. ТУ-ТС (лог.0) Вх./Вих.19Предв. ВК вкл ПРЛС (лог.0) Вх./Вих.18Предв. ВК откл. ПРЛС (лог.0) Вх./Вих.20Работа ВК вкл. ТУ-ТС (лог.0) Вх./Вих.21Работа ВК откл. ТУ-ТС (лог.0) Вх./Вих.23Работа ВК вкл. ПРЛС (лог.0) Вх./Вих.22Работа ВК откл. ПРЛС (лог.0) Вх./Вих.24Аварійное включення ВК (лог.0) Вх./Вих.50Аварійное відключення ВК (лог.0) Вх./Вих.51 ...


Назад | сторінка 11 з 24 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Пошукове проектування моделі ПЛІС для побудови системи цифрової обробки сиг ...
  • Реферат на тему: Пристрій перетворення аналогових сигналів двійковий код і його перетворення ...
  • Реферат на тему: Розробка пристрою цифрової обробки сигналів
  • Реферат на тему: Квазіоптимальний фільтрація сигналів. Виявлення шумових сигналів
  • Реферат на тему: Розробка пристрою формування керуючих сигналів