"> 14 A 13 А 12 < span align = "justify"> А 11 А 10 А 9 А 8 А 7 А 6 А 5 А 4 А 3 А 2 А 1 А 0 0000000000000000000000001111111111101в інших случаях1
Адресний простір ОЗУ і ПЗУ зручно зробити на дешифраторі 3 в 8 К555ІД7.
В
Рис. 16. Адресний селектор пам'яті
Де на входи подаються сигнали А15, А14, А13. Тому що по них можна точно визначити яка саме мікросхема буде задіяна: вивід 9 - мікросхема ОЗУ 2; висновок 10 - мікросхема ОЗУ 1; висновок 15 - мікросхема ПЗУ. p align="justify"> Підсистема введення-виведення
Порти введення-виведення
Один восьмизарядний порт введення реалізуємо на буферної мікросхемі КР1533АП14:
В
Мікросхема КР1533АП14 (рис. 17) містить вісім однонапрямлених буферних елементів з можливістю перекладу їх виходів у високоімпедансное стан. При подачі на обидва входи дозволу Е лог. 0 виходи мікросхеми переходять в активний стан і на них з'являються без інверсії сигнали з відповідних входів D1 - D8. При вступі на будь-який з входів Е лог. 1 виходи переходять у високоімпедансное стан. p align="justify"> Два четирехразрядних порту виведення реалізуємо на буферних мікросхемах КР1533ІП7:
В
Рис. 18. УДО мікросхеми К555ІП7
Мікросхема ІП7 (рис. 18) - чотири двонапрямлених буферних елемента. Логіка роботи входів управління Е1 і Е2 наступна: при лог. 0 на обох входах передача сигналів відбувається від висновків А1 - А4 до висновків В1 - В4, при лот. 1 на обох входах - від висновків В1 - В4 до А1 - А4. При лог. 1 на вході Е1 і лог. 0 на вході Е2 всі інформаційні висновки мікросхеми переходять в Z-стан, подача лог. 0 на вхід Е1 і лог. 1 на вхід Е2 одночасно неприпустима. Трикутники на графічному позначенні мікросхеми і входів Е1 і Е2 символізують посилення і напрям поширення інформації при подачі активних сигналів на ці входи. p align="justify"> Клавіші управління
Для спрощення завдання ви...