адреси/даних перемикається на введення інформації. У тактах Т 3 і Т 4 дані повинні надходити на шину даних МП-модуля і, через шинні формувачі, на висновки А0-А15 МП. Наприкінці такту Т 3 знімаються сигнали RD і DEN, потім у середині такту Т 4 - сигнал DT/R, а наприкінці такту Т 4 висновок M/IO переходить в третій стан.
СФУС формує сигнал читання з пам'яті MEMR при високому рівні на виході M/IO і низькому - на виході RD. Цей сигнал має низький активний рівень і подається на вхід WE мікросхем ОЗУ і на вхід СS мікросхем ПЗУ. За сигналом MEMR вибрані мікросхеми пам'яті виставляють на шину даних значення осередку, що адресується. p align="justify"> Запис у пам'ять
Цикл шини МП при запису інформації в пам'ять, як і всі цикли читання/запису, триває 4 такту. Ознакою запису в пам'ять служать сигнали високого рівня на висновках DT/R і M/IO протягом усього циклу. У такті Т 1 на 20-розрядну шину адреси МП виставляється адреса записуваного слова, і, у разі звернення до старшого байту або до всього слова, сигнал на виведенні ПОЗА приймає значення логічного нуля. Одночасно з цим на виведенні ALE з'являється сигнал строба запису адреси в буферні регістри, по задньому фронту якого адресу і значення сигналу ПОЗА зберігається на шині адреси МП-модуля. По передньому фронту тактуючого імпульсу Т 2 на шину адреси/даних видаються дані для запису, а на шину адреси/стану - сигнали стану машинного циклу. На виході WR з'являється сигнал низького рівня, використовуваний для формування в СФУС сигналу запису в пам'ять MEMW. З'являється на виході DEN сигнал низького рівня дозволяє видачу слова даних на вихідну шину шинних формувачів, тобто переписує сигнали даних з шини адреси/даних МП на шину даних МП-модуля. Сигнали WR і DEN в циклі запису підтримуються довше в порівнянні з аналогічними сигналами RD і DEN в циклі читання і знімаються в середині такту Т 4 , забезпечуючи таким чином надійну запис інформації. Одночасно з сигналом DEN знімається також сигнали DT/R і M/IO.
СФУС формує сигнал MEMW запису в пам'ять за наявності високого рівня на виході M/IO і низького - на виході WR. Цей сигнал має високий активний рівень і подається на вхід WE мікросхем ОЗУ. За сигналом MEMW вибрані мікросхеми ОЗУ зберігають значення з шини даних в адресуемую комірку пам'яті. p align="justify"> Читання/запис УВВ
Цикли шини МП при чит...