1 Трівалість зростання9нсt CKF XTAL1 Трівалість падіння9нс
3.2.2 Підключення зовнішньої пам яті
Як видно з малюнку 3.7 Підключення зовнішньої пам яті відбувається через 8-ми розрядні псуй 0 і 2, такоже для забезпечення адресації вікорістовується Регистр.
Заходь мікросхеми пам яті / WE та / OE Використовують для визначення режиму роботи пам яті (читання чи запису). Аn - адресні входи, Qn - інформаційні входь / виходи.
Паралельний порт Р0 здійснює обслуговування мультіплексованої шини адреси / Даних, в якій спочатку передається молодший байт вказівніка Даних (DPL), Який буферізується Регістром по сигналу ALE. Паралельно через порт Р2 передається байт сторінки вказівніка Даних. После чего мікропроцесор может Прийняти прочітані дані з пам яті або записатися дані в пам ять. При конфігуруванні пам яті на входіCS2 i / CS1подаються логічні одиниця и нуль відповідно, для забезпечення роботи самє з даною планкою пам яті. Заходь / OE - Дозвіл читання Із пам яті;/WE - 0-запис в пам ять, 1 - читання Із пам яті.
На вихід OC подається логічний нуль - це Забезпечує роботу регістра. ALE - сигнал, что вікорістовується для адресації.
Малюнок 3.7. Фрагмент схеми електрічної прінціпової. Підключення Вузли зовнішньої пам яті.
На малюнку 3.8 показана Часова діаграма читання з зовнішньої пам яті.
Рис.3.8. Часова діаграма читання з зовнішньої пам яті.
Для забезпечення читання з памяті на вхід / WE мікросхеми зовнішньої пам яті нужно податі 1. / OE-відкріває вихідні буфери, інформація Видається на віхід0 - на читання.
Як зазначалось Вище порт Р0 мікропроцесора служити як мультіплексована шина адреси / Даних. На нього подається молодший байт адреси з програмного лічільніка (РСl) i супроводжується сигналом ALE (Address Latch Enable). После цього Лінії порту Р0 переводящем в Третій стан и мікропроцесор очікує прибуттів байта коду з програмної пам яті.
Паралельно з отриманням молодшого байта адреси через порт Р0, через порт Р2 відбувається видача старшого байта адреси з програмного лічільніка (PCH). Сигнал PSEN служити сигналом Дозволу читання з зовнішньої пам яті програм и з встановленного цього сигналу байт коду зчітується в мікропроцесор.
На малюнку 3.9 показана Часова діаграма запису в зовнішню пам ять.
Рис.3.9. Часова діаграма запису в зовнішню пам ять.
При запісі в зовнішню пам'ять на вхід / WE нужно податі 0, щоб Прийняти дані, нужно вихід / ОЕ Встановити в 1. Далі подається адреси, CS (вибір кристалу), дані, и коли смороду зафіксуються - подається сигнал запису, что может утрімуватіся.
Сигнал запису винен надійті коли дані на вході НЕ змінюються.
3.2.3 Підключення генератора та приймач інфрачервоніх імпульсів
Схема генератора інфрачервоніх імпульсів представлена ??на малюнку 3.10.
Даній вузол Складається з трьох світлодіодів L - 53F3C, транзистора BC547, и трьох резісторів. Падіння напруги на шкірному світлодіоді складає 2.5V, тому їх введено в паралельне коло.
Дл...