Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Отчеты по практике » Мікропроцесорна техніка

Реферат Мікропроцесорна техніка





td valign=top>

Два 4-бітовіх регістрі в DD19

CS_DIDO

FFF4h

Періферійній мікроконтролер ATmega16

(убудовані АЦП, ШІМ, таймер ї ін.)

Регистр прийому ї Регистр передачі Із загальною адресою; DD26 ї DD25

CS_AVR

FFF5h, FFF6h

цифроаналоговими перетворювач (ЦАП)

Регістрі DD30, DD31

CS_DAC_LOW CS_DAC_HI

FFF7h - FFFAh

Блок семисегментних індікаторів (4 ССІ)

Регістрі DD34, DD36-DD38

CS_SSI 0, CS_SSI1, CS_SSI2, CS_SSI3

FFFBh

Вільна адреси

-

-

FFFCh - FFFFh

Паралельний програмувальній інтерфейс - ППІ (три 8-розрядно псуй вводу-виводу з рівнямі ТТЛ и Регистр Керування)

КР580ВВ55 (DD24)

CS_PPIA, CS_PPIB, CS_PPIC, CS_PPIU; об'єднані в загальний сигнал CS_PPI елементом DD29-1


13. Вкажіть Функції адресного селектора та Особливості его розподілу в лабораторному стенді.

адресності селектор (дешифратор адреси) у складі УУМС призначеня для Формування сігналів Дозволу роботи пам'яті й всех періферійніх блоків системи. Ці сигналі формуються на Основі ІНФОРМАЦІЇ, відаваної мікроконтролером на шину адреси. Адресні селектор Складається Із двох частин:

- Адресні селектор зовнішньої пам'яті;

- Адресні селектор періферійніх прістроїв системи.

адресності селектор пам'яті реалізованій на одному з дешіфраторів у складі мікросхеми КР1533ІД14 (DD10-1). На підставі адресних сігналів А13-А15 ВІН формує сигналі Вибори кристала CS1 для пам'яті програм або сигналі CS2, CS3 для мікросхем пам'яті даніх.

адресності селектор періферійніх прістроїв є двохкаскадним. Перший каскад реалізованій на Іншому дешіфраторі з мікросхеми КР1533ІД14 (DD10-2). На підставі адресних сігналів А14, А15, что надходять на дешифратор, и сігналів А12 ї А13 (об'єднаних по І-НІ на елементі DD8-1), что дозволяють его роботу, ВІН формує сигнал Керування для іншого каскаду адресного селектора. Активний рівень "0" Цього сигналу буде отриманий Тільки при комбінації А12 = А13 = А14 = А15 = 1. Додатковий сигнал Керування для іншого каскаду формується 8-входовий елементом І-НІ мікросхеми DD7 на Основі адресних сігналів А4-А11, Причому активність рівень "0" такоже виходе Тільки при рівності "1" всех сігналів А4-А11 одночасно (адреси FFF_h).

Другий каскад адресного селектора періферійніх прістроїв побудованій на дешіфраторі КР1533ІД3 (DD6) з організацією 4? 16. На підставі сігналів Керування (Колі обоє Рівні "0") i адресних сігналів А0-А3 цею дешифратор формує сигналі Дозволу роботи (Вибори кристала) періферійніх прістроїв.

14. Які типи сімволів могут Виводити на індікацію, використаних у лабораторному стенді знакосінтезуючого індікатора. Як здійснюється управління ЦІМ процесом. p> 15. Вкажіть призначення та Особливості реалізації блоку уводу-виводу діскоетніх сігналів з гальванічною розв'язку.

Діскретні сигналі з гальванічною розв'язки могут передаватіся на вилучений встаткування або на Пристрої, Рівні сігналів у Які відрізняються від рівнів ТТЛ.

У Системі УУМС-2 реалізовані схеми прийому чотірьох вхідніх дискретних сігналів з гальванічною розв'язки на оптоелектронних ключах ДО293ЛП1А (DA1-DA4). Кожна лінія прийому дискретного сигналу з боку схемного рознімання J7 DINPUTS є двухпроводной (анодні (DIn_ +) i катодних (DIn_-) ланцюга светоізлучателя в оптоелектронному ключі). Струм спрацьовування оптоелектронного ключа становіть 15 м, а граничний струм - 40 ма. Таким чином, можна формуваті вхідній сигнал, комутіруючі на вхід оптоелектронного ключа лінію живлення +5 У через резистор опором близьким 300 Ом.

ВАЖЛИВО помітіті, что застосовані оптоелектронні ключі є інверторамі сигналом, тоб при наявності Струму 15-20мА через вхідній світлодіод на віході ключа присутній сигнал балка. "0", а при відсутності Струму - сигнал балка. "1". p> На стороні Схеми опто ключами формуються сигналі ТТЛ DINPUT0-DINPUT3. Ці сигналі надходять на шину даніх через один з 4-бітовіх регістрів мікросхеми КР1533ІР34 (DD19-2). p> Інформація может буті прочитана з регістра DD19-2 по сігналі (CS_DIDO + RD), что подається на вхід Дозволу відачі # OE регістра DD19-2 і відкріває его вихідні буфери. На вхід Із сінхронізації записів у Регистр Поданєв рівень "1", что Забезпечує постійну фіксацію в регістрі потокової сігналів з оптоелектрон...


Назад | сторінка 15 з 48 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Передача даних, сігналів звукового мовлення, частотний груп и телевізійніх ...
  • Реферат на тему: Дослідження прістроїв Перетворення сігналів мікроконтролера MSP 430
  • Реферат на тему: Реалізація системи цифрової фільтрації сігналів з використаних Labview
  • Реферат на тему: Розрахунок тракту передачі сігналів
  • Реферат на тему: Розробка структурної схеми аналого-цифрового інтерфейсу. Підсистема збору ...