Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Курсовые обзорные » Інформаційно-обчислювальна система аналізу характеристик електричних сигналів

Реферат Інформаційно-обчислювальна система аналізу характеристик електричних сигналів





ивість адресації зовнішньої пам'яті розміром до 64 кбайт

Програмована захист коду програми

Інтерфейс SPI для внутрішньосистемного програмування

Інтерфейс JTAG (сумісність зі стандартом IEEE 1149.1)

Граничне сканування відповідно до стандарту JTAG

Велика підтримка функцій вбудованої налагодження

Програмування флеш-пам'яті, ЕСППЗУ, біт конфігурації і захисту через інтерфейс JTAG

Відмінні особливості периферійних пристроїв :

Два 8-розр. таймера-лічильника з роздільними предделітеля і режимами порівняння

Два розширених 16-розр. таймера-лічильника з окремими предделітеля, режимами порівняння і режимами захоплення

Лічильник реального часу з окремим генератором

Два 8-розр. каналів ШІМ

6 каналів ШІМ з програмованим дозволом від 2 до 16 розрядів

Модулятор виходів порівняння

8 мультиплексованих каналів 10-розрядного аналогово-цифрового перетворення

несиметричних каналів

диференціальних каналів

диференціальних каналу з вибірковим посиленням з 1x, 10x і 200x

Двопровідний послідовний інтерфейс, орієнтований на передачу даних у байтному форматі

Два канали програмованих послідовних УСАПП

Послідовний інтерфейс SPI з підтримкою режимів ведучий/підлеглий

Програмований сторожовий таймер з вбудованим генератором

Вбудований аналоговий компаратор

Спеціальні можливості мікроконтролера

Скидання при подачі живлення і програмована схема скидання при зниженні напруги харчування

Вбудований калібрований RC-генератор

Зовнішні та внутрішні джерела переривань

Шість режимів зниження енергоспоживання: холостий хід (Idle), зменшення шумів АЦП, економічний (Power-save), виключення (Power-down), черговий (Standby) і розширений черговий (Extended Standby)

Програмний вибір тактової частоти

Конфігураційний біт для переведення в режим сумісності з ATmega103

Загальне вимкнення підтягаючих резисторів на всіх лініях портів вводу-виводу

Введення-виведення і корпуси

53-програмовані лінії введення-виведення

64-вив. корпус TQFP

Робочі напруги

.7 - 5.5В для ATmega128L

.5 - 5.5В для ATmega128

Градації по швидко...


Назад | сторінка 16 з 30 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Паралельний інтерфейс IEEE 1284 (інтерфейс Centronics)
  • Реферат на тему: VHDL модель схеми реалізації захіщеної передачі даніх через послідовний інт ...
  • Реферат на тему: Програмований периферійний інтерфейс. Генерація звуку з забороною і без за ...
  • Реферат на тему: Користувальницький інтерфейс програми кластеризації даних
  • Реферат на тему: Програмний інтерфейс