В«реального часуВ». По завершенні обчислення згорткових сум, результат підсумовується для кожної квадратури. p align="justify"> Необхідно відзначити, що залежно від кодограми В«ДЗІВ» (довжина зондуючого імпульсу) контролер оперативної пам'яті вибирає область ПЗУ з відповідною копією сигналу. Перемикання в тестовий режим відбувається при надходженні сигналу В«ТестВ». У такому режимі на вхід блоку стиснення надходять відліки квадратур не з входу модуля, а з ПЗУ із записаним еталонним ЛЧМ сигналом. br/>
.2 Вибір елементної бази
Протягом останніх років, коли для багатьох розробників апаратури ЦГЗ стало ясно, що програмовані логічні інтегральні схеми (ПЛІС) - це зручна в освоєнні і застосуванні елементна база, альтернативи якої часто не знайти. Останні роки характеризуються різким зростанням щільності упаковки елементів на кристалі, багато провідних виробників або почали серійне виробництво ПЛІС з еквівалентною ємністю більше 1 мільйона логічних вентилів. Ціни на ПЛІС неухильно падають. p align="justify"> Наведемо відому класифікацію ПЛІС по структурному ознакою, тому що вона дає найбільш повне уявлення про клас завдань, придатних для вирішення на тій чи іншій ПЛІС. Слід зауважити, що загальноприйнятою оцінкою логічної ємності ПЛІС є число еквівалентних вентилів, яке визначається як середнє число вентилів 2І-НЕ, необхідних для реалізації еквівалентного проекту на ПЛІС і базовому матричному кристалі (БМК). Зрозуміло, що ця оцінка досить умовна, оскільки ПЛІС не містять вентилів 2І-НЕ в чистому вигляді, проте для проведення порівняльного аналізу різних архітектур вона цілком придатна. Основним критерієм такої класифікації є наявність вигляд і способи комутації елементів логічних матриць. За цією ознакою можна виділити наступні класи ПЛІС. p align="justify"> Програмовані логічні матриці - найбільш традиційний тип ПЛІС, що має програмовані матриці І і АБО У зарубіжній літературі відповідними цього класу абревіатурами є FPLA (Field Programmable Logic Array) і FPLS (Field Programmable Logic Sequencers). Недолік такої архітектури - слабке використання ресурсів програмованої матриці АБО , тому подальший розвиток отримали мікросхеми, побудовані з архітектури програмованої матричної логіки (Зарубіжна абревіатура - PAL від Programmable Array Logic) - це ПЛІС, що мають програмовану матрицю І і фіксовану матрицю АБО . До цього класу належить більшість сучасних ПЛІС слабкий ступеня інтеграції. В якості прикладів можна навести вітчизняні ІС КМ1556ХП4, ХП6, ХП8, ХЛ8, ранні розробки (середина - кінець 80-х років) ПЛІС фірм В«IntelВ». В«AlteraВ», В«AMDВ», В«LatticeВ» та ін Різновидом класу ПМЛ є ПЛІС...