gn="justify">. Надання в програмі-емуляторі можливість довільного введення стартових значень;
. Збільшення набору команд мікропроцесора (при цьому буде значно ускладнюватися структура АЛУ і структурної схеми гіпотетичного мікропроцесора, але сама структура мікроЕОМ принципово не зміниться). p>
ПЕРЕЛІК ПОСИЛАНЬ
1. Абель П. Мова Асемблера для IBM PC і програмування/Пер. з англ. Ю.В.Сальнікова. - М.: Вища. шк., 1992. - 447 с.: Іл. p>. Юров В. Assembler - підручник для ВНЗ-СПб.; Пітер, 2002.-624с.: Іл. p>. Журден Р. Довідник програміста на ПК фірми IBM - переклад з англ. p> мікропроцесор алгоритм команда програма емуляція
Додаток А
ТЕХНІЧНЕ ЗАВДАННЯ НА РОЗРОБЛЕННЯ мікроЕОМ
А.1 Загальні відомості
Повне найменування курсового проекту - В«Розробка структури гіпотетичного мікропроцесора і центральній частині МЕОМ на його базі. Емуляція виконання команд В». p align="justify"> КП розробляється студенткою 3-го курсу Донецького державного інституту штучного інтелекту, факультету Сучасних комп'ютерних та інформаційних технологій, групи.
Підставою для створення КП є завдання, видане кафедрою технічної інформатики факультету СКІТ ДонДІШІ згідно з навчальним планом спеціальності програмного забезпечення інтелектуальних систем.
Плановий термін початку розробки проекту року, термін закінчення-року.
А.2 Призначення і цілі створення проекту
Курсовий проект призначений для знайомства користувача з командами мікро-ЕОМ на базі процесора 80386 за допомогою емулятора цих команд.
Метою створення курсового проекту є дослідження алгоритмів виконання заданого набору команд в режимі реальної адресації мікропроцесора i80386.
А.3 Вимоги до КП
А.3.1 Вимоги до КП в цілому
В цілому КП має виконувати такі вимоги:
- забезпечувати правильне виконання кожної команди із заданого набору;
кожен машинний цикл повинен супроводжуватися відображенням потоків даних у структурній схемі мікропроцесора і рядком коментар.
А.3.2 Вимоги до завдань і функцій КП
А.3.2.1 Вимоги до мікроЕОМ
До розробки мікроЕОМ висуваються такі вимоги:
розробити алгоритм виконання команд заданого підмножини;
реалізувати реальний режим адресації;
розрядність шини даних - 32 біт;
розрядність шини адреси - 32 біт;