Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Курсовые проекты » Мікропроцесорна система на комплекті До 1810

Реферат Мікропроцесорна система на комплекті До 1810





ВТ 37. Во время таких передач КПДП вагітн на собі управління шиною даних, надаючі змогу ЦП Виконувати основнову програму, що не потребуючи Звернення до шин.


Рис. 1. Схема Підключення КПДП


2. Опис мікросхем


.1 Мікропроцесор До 1810ВМ 86


Мікросхема До 1810ВМ 86 представляет собою одне кристально 16-ти бітовій МП, Виконання по вісокоякісній n-МОП-технології. Крістал мікросхеми з геометричність розмірамі 5,5x5,5 мм має около 29000 транзісторів и потребує 1,7 Вт від джерела живлення + 5В. Основні операции Обробка даних (Додавання, віднімання, логічні Дії) РЕГІСТР-РЕГІСТР віконуються за 3 такту, что Забезпечує швідкодію 1,66 * 106 оп./С при періоді тактовою імпульсів 200 нс. З максимальним швідкістю віконуються регістрові Пересилка, а такоже деякі однооперандні командіровку (например, зсув на 1 біт, інкремент, декремент, управління прапорами). Працює на частоті 5МГц.

Мікропроцесор До 1810ВМ 86 (ВМ 86) має 14 16-ти бітовіх внутренних регістрів и утворює 16-ти бітову шину даних для зв язку з зовнішньою пам яттю и портами вводу/виводу. Шина адреси має 20 ліній, что дает змогу безпосередно адресуватісь до пам яті ємністю до 1 Мбайт=1048576 байт. Для Зменшення необхідного числа виводів ВІС молодші 16 адресних ліній мультіплексовані у часі з лініямі даних и становляит єдину шину адреси/даних (ШАД). Чотири старші адресні Лінії аналогічно мультіплексовані з лініямі стану.

При виконан операцій вводу/виводу вікорістовується 8 чі 16-ти бітові адреси, так щоб окрім доступу до ОСНОВНОЇ пам яті МП має змогу Звертатися до портів (регістрів вводу/виводу).

Структурна схема МП має две відносно незалежні части: операційний Пристрій, что реалізує задані командою операции, и Пристрій шинного інтерфейсу, здійснюючій вібірку команд Із пам яті, а такоже Звернення до пам яті и зовнішнім прилаштувати для зчітування операндів и записів результатів.

Рис.2. Структурна схема МП ВМ 86


Операційний Пристрій МП складає групу загально регістрів, віділяють регістрі ax, bx, cb, dx, Які Використовують самперед для зберігання даних, и регістрі sp, bp, si, di, Які зберігають адресну інформацію.

Особлівістю регістрів ax, bx, cx, dx, є ті, что смороду допускаються роздільне использование їх молодших байтів ah, bh, ch, dh, тім самим забезпечуючі можлівість ОБРОБКИ як слів, так и байтів. Регістрі sp и bp зберігають зсув адреси в межах потокового стекового сегменту пам яті, а індексні регістрі si, di зберігають зсув адреси відповідно в поточному сегменті даних и в поточному Додатковий сегменті.

Арифметичний-логічний Пристрій (АЛУ) складає 16-ти бітовій комбінаційній суматор, с помощью которого віконуються аріфметічні операции, набори комбінаційніх схем для виконан логічніх операцій, схем для операцій зсувів и десяткової корекції, а такоже регістрі для Тимчасова зберігання операндів и результатів. До АЛУ такоже входити РЕГІСТР флагів (F).

Рис. 3.Формат регістру флагів F


БітПрізначенняCFФлаг перенесенню при додаванні (відніманні) байтів чі слів.PFФлаг парності одиниць в молодшому байті результату операціїAFФлаг допоміжного переносу (только для двійково-десяткової арифметики) ZFФлаг нуля, нульовий результат операціїSFФлаг знаку, дублює значення старшого біта результатуOFФлаг переповнення, Втрата старшого біта результату складання у зв язку з переповнення розрядної сітки при работе зі знаковими чісламі.DFФлаг направлення, управляємій командами CLD, STD; візначає порядок ОБРОБКИ ланцюгів у відповідніх командах: від менших адресу (DF=0) чи від більшіх (DF=1) .IFФлаг Дозволу переривані, управляється командами CLI, STI; при IF=1 мікропроцесор реагує на запит (INTR), при IF=0 - не реагує.TFФлаг простеження. При TF=1 МП переходити в по командний режим праці з цілью переходу на підпрограму, яка Забезпечує індікацію внутренних регістрів МП.

Управляючий Пристрій (УУ) дешіфрує команди, а такоже спріймає и віробляє необхідні управляючі сигналіз. До него входити блок мікропрограмного управління, в якому реалізовано программирования МП на мікрокомандному Рівні.

Пристрій шинного інтерфейсу складає блок сегментні регістрів, покажчик команд, суматор адреса, черго команд и буфера, забезпечуючі зв язок з шиною. Шинний інтерфейс Виконує операции обміну между МП и пам яттю чі портами вводу-виводу по запитам операційного пристрою.

Черга команд представляет собою набор Байтові регістрів и Виконує роль регістра команд, в якому зберігаються коди, вибрані Із програмної пам яті. Довжина Черги складає 6 байт, что відповідає максимально Довгому формату команд. <...


Назад | сторінка 2 з 5 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Система команд. Структура слова команд. Синтаксис команд. Групи команд
  • Реферат на тему: Пристрій довготривалого зберігання даних на ПК
  • Реферат на тему: Цифрове пристрій обробки даних
  • Реферат на тему: Організація вводу-виводу. Обробка масивів. Структуровані дані
  • Реферат на тему: Спеціалізований арифметико-логічний Пристрій комп'ютера (АЛП) для Викон ...