комбінаційне цифрове електронний пристрій з одним виходом, кількома інформаційними і керуючими входами, логічний стан на виході якого повторює сигнал на одному з інформаційних входів у відповідності із заданим цифровим кодом на керуючих входах [2].
За завданням необхідно розробити мультиплексор для комутації одного з інформаційних входів. Для синтезу схеми застосовуються логічні елементи базису І-АБО-НЕ. p align="justify"> Мінімізація функцій алгебри логіки не проводиться. Число інформаційних входів мультиплексора дорівнює числу виходів дешифратора (12). p align="justify"> Роботу даного мультиплексора можна описати за допомогою таблиці 3.
Таблиця 3
Керуючі входыВыходQ4Q3Q3Q1ZИнформационные входы0000Y00001Y10010Y20011Y30100Y40101Y50110Y60111Y71000Y81001Y91010Y101011Y11
Виходячи з таблиці 3, отримуємо функцію виходу:
В
Схема мультиплексора (малюнок 6) будується з використанням шин для спрощення побудови, тимчасова діаграма не наводиться, так як мультиплексор - це пристрій, у якого стан виходу залежить від стану входу.
Для роботи управління мультиплексором необхідний додатковий дільник частоти, в якості якого використовується послідовний суммирующий двійковий лічильник з коефіцієнтом рахунку K = 12. Для даного лічильника необхідно 4 D-тригера (16 станів). Для виключення станів лічильника великих 12 застосовується логічний елемент І. У момент, коли на виходах лічильника буде число 11 (в коді 8421 - 1011), логічний елемент І подасть сигнал на входи установки логічного нуля всіх тригерів. На вхід лічильника подається сигнал з генератора імпульсів. Даний лічильник має додаткові виходи для взаємодії з мультиплексором і для спрощення схеми (немає необхідності в додаткових інверторах), а так само вихід К12, призначений для регістра зсуву. br/>
Рис. 6. Схема мультиплексора
Рис. 7. Схема лічильника (дільника частоти)
1.5 Регістр зсуву
Регістрами називають послідовні цифрові електронні пристрої, що служать для запису і зберігання багаторозрядних чисел, виконання над ними порозрядних логічних операцій і виведення інформації, що зберігається. Регістром зсуву називають регістр з послідовним введенням і виведенням інформації [2]. p align="justify"> За завданням необхідно розробити регістр зсуву, в який послідовно записується інформація (12 біт). Для синтезу схеми застосовуються D-тригери і логічні елементи базису І-АБО-НЕ. p align="justify"> Для даного регістра зсуву потрібно 12 D-тригерів. Для перетворення послідовного коду в паралельний служать логічні елементи І: у момент, коли з дільника частоти (розглянутого в попередньому розділі) надходи...