структури мікросхеми. Недоліком синхронних лічильників є більш складне управління їх роботою в порівнянні з асинхронними лічильниками. Тому синхронні лічильники краще застосовувати в тих випадках, коли потрібно дуже високу швидкодію і висока швидкість перемикання розрядів. У відмінності від інших типів лічильників, синхронні лічильники можна з'єднувати різними способами, причому спосіб з'єднання різний для різної кількості мікросхем. Схема синхронного лічильника відповідно з малюнком 1
Малюнок 1
Принцип дії синхронного лічильника. Тактовий імпульс 1 надходить на синхронизирующий вхід кожного тригера, але перемикається тільки тригер молодшого розряду Т1, у якого. На виході лічильника з'явиться двійковечисло 001.Прі приході на входу синхронізації всіх тригерів тактового імпульсу 2 перемикаються два тригера Т1 і Т2, оскільки на входах і цих тригерів діє рівень логічної 1. При цьому тригер Т1 переходить зі стану 1 в стан 0, а тригер Т2 - зі стану 0 в стан 1.
1.3 Побудова лічильника на основі JK - тригера
Основою побудови лічильника є Т-тригер, так як даний тригер можна реалізувати на основі JK - тригера. Щоб реалізувати синхронний Т - тригер на JK - тригері необхідно з'єднати інформаційні входи J і K і подати на них 1. Схема синхронного рахункового Т-тригера на основі JK-тригера відповідно з малюнком 2.
Малюнок 2
У свою чергу T-тригер є різновидом JK-тригера, в якому замість двох входів J і K є один вхід Т. Отже, тригер працює в двох режимах: при Т=0 тригер зберігає свій попередній стан , при Т=1 тригер змінює попередній стан на протилежне.
При побудові лічильника будуть використовуватися JK - тригери, які з'єднуються послідовно. Схема лічильника на JK-тригерах відповідно з малюнком 3.
Малюнок 3
Принцип роботи даного лічильника
Умова перемикання тригерів визначається логічними елементами І (DD5, DD6, DD7), які на вході Т даного розряду формують дозволяючий на перемикання сигнал. Якщо попередні розряди мають стан логічної одиниці.
Таким чином з надходженням кожного лічильного імпульсу перемикаються ті тригери, в якій передують розряди зі станом «1» на виході. При заповненні лічильника «1» формує сигнал перенесення в старший розряд З> 15.
2. Спеціальна частина
.1 Розробка структурної схеми пристрою
Відповідно до завдання, наведеним у додатку А, розроблена структурна схема синхронного двійкового лічильника на JK-тригерах. Структурна схема синхронного двійкового лічильника на JK-тригерів відповідно з малюнком 4.
5
Код запуску
Малюнок 4
Структурна схема складається з наступних блоків:
Генератор тактових імпульсів - призначений для синхронізації роботи пристрою. Формує прямокутні імпульси з частотою рівною 800 Гц, що надходять на вхід вузла управління.
Пристрій управління - призначений для початку рахунку при пода...