ід дією керуючого сигналу y 8 з вмісту Сч1 віднімається 1 і формується ознака х 2. Ознака х 2=1, якщо вміст лічильника Сч1 дорівнює нулю і ознака х 2=0, якщо вміст Сч1 не дорівнює нулю.
. СТРУКТУРНА СХЕМА операційного пристрою
До складу операційного пристрою входять: як лічильник Сч1 - мікросхема К531ІЕ16, як лічильники Сч2 і Сч3 - мікросхема - К555ІЕ11, як регістровRG1, RG2, RG3 - мікросхеми К555ІР11, як сумматоров SM1, SM2- мікросхема ІМ. Структурна схема операційного пристрою представлена ??на малюнку 3.
Під дією керуючого сигналу y1 в лічильнику Сч1 повинен бути організований режим паралельної завантаження. Для цього необхідно на входи подати сигнали:=лог. «0», С=(позитивний перепад напруги). На інформаційні входи D необхідно подати двійковий код, відповідний числу n=14, тобто D0=лог. «0», D1=1, D2=1, D3=1.
Під дією керуючого сигналу у2 в Сч2 і СчЗ повинен бути організований режим скидання. Для цього необхідно на входи подати сигнали:=лог. «0», С =.
Малюнок 3 Структурна схема операційного пристрою
Під дією керуючого сигналу у3 в регістрі RG1 повинен бути організований режим паралельної завантаження. Для цього необхідно на входи регістра RG1 подати сигнали:=лог. «0», С =?. На виході Qo регістра RG1 формується ознака xl. Для парних елементів масиву xl=лог. «0», для непарних елементів масиву xl=лог. «1». Виходи Qo - Q3 регістраRG1 через елементи «І» з'єднані з входами В0-В3 сумматоров SM1, SM2.
Під дією керуючого сигналу у4 за допомогою схеми «І» парний елемент масиву передається в суматор SM1і в регістрі RG2 здійснюється режим паралельної завантаження. Для цього необхідно на входи регістра RG2 подати сигнали:=лог. «0», С =?.
На входи А0-А3 суматора SM1 подаються сигнали в виходів Qo - Q3 регістраRG2. У комбінаційної схемою суматора накопичується сума парних елементів масиву «А» і результат записується регістр RG2. Для цього виходи суматора SM1S0 - S3 (F0 - F0для мікросхеми К155ІП3) з'єднані з входами D0-D3 регістра RG2.
Так як в якості суматора SM1 використовується арифметико-логічний пристрій К155ІП3, то для організації режиму додавання при активних високих рівнях на входи необхідно подати сигнали: M=S1=S2=S3=лог. «0», Сn=S0=лог. «1».
Під дією керуючого сигналу у5 в Сч2 повинен бути організований режим рахунку на збільшення. Для цього необхідно на входи Сч2 подати сигнали:=1, С =, СЕР=СЕТ == лог «1». На виходах Qo - Q3 Сч2 формується кількість парних елементів масиву «А».
Під дією керуючого сигналу У6 за допомогою схеми «І» непарний елемент масиву передається в суматор SM2 і в регістрі RG3 здійснюється режим паралельної завантаження. Для цього необхідно на входи регістра RG3 подати сигнали:=лог. «0», С =?.
На входи А0-А3 суматора SM2 подаються сигнали в виходів Qo - Q3 регістраRG3. У комбінаційної схемою суматора накопичується сума непарних елементів масиву «А» і результат записується регістр RG3. Для цього виходи суматора SM2 S0 - S3 (F0 - F0для мікросхеми К155ІП3) з'єднані з входами D0-D3 регістра RG3.
Так як в якості суматора SM2 використовується арифметико-логічний пристрій К155ІП3, то для організації режиму додавання при активних високих рівнях на входи необхідно подати сигнали: M=S1=S2=S3=лог. «0», Сn=S0=лог. «1».
Під дією керуючого сигналу У7 в Сч3 повинен бути організований режим рахунку ...