Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Курсовые проекты » Мікропроцесорна система на комплекті До 1810

Реферат Мікропроцесорна система на комплекті До 1810





істовується ЦП для читання внутренних регістрів КПДПIOWЗапіс. Вікорістовується ЦП для завантаження даних в регістрі КПДПEOPЗакінчення процесса. Вхід/віхідA3-A0Адресні входь/виходи. Використовують в роботи з ЦП и для адресації до каналів и регістрів каналів ПДПA7-A4Адресні виходи, на котрі в режімі ПДП передаються відповідні розряди адреси ОЗУ.HRQВіхід запитом захопленню на управління системними шиною. Запит на ПДП ЦПDACK3-DACK0Підтвердження ПДП. Вихідні Лінії на котрі видають ПОВІДОМЛЕННЯ для ВУ про можлівість виконан ціклів ПДПAENДозвіл адресіADSTBСтроб адресіMEMRЧітання з пам яті. Вихід в режімі ПДП для управління операцією читання з пам яті.MEMWЗапіс до пам яті. Вихід в режімі ПДП для управління операцією запису в пам ять.UccШіна живлення (+ 5В) GNDЗагальній

2.3 генератора тактової імпульсів До 1810ГФ 84


генератора тактової імпульсів (ГТІ) До 1810ГФ 84 призначеня для управління ЦП До 1810ВМ 86 и періферійнімі прилаштувати, а такоже для сінхронізації сігналів READY з тактовою сигналами ЦП и сігналів інтерфейсної шини.

Вибір режиму Функціонування візначається потенціалом на вході F/C ?. Если цею вхід під єднаній до землі raquo ;, то ГТІ працює в режімі формирование сігналів від внутрішнього генератора, а если на F/C? подається високий Потенціал - то в режімі формирование.

Сигнал OCS, CLK, PCLK сінхронні и їх частоти пов язані співвідношенням:


FOCS=3FCLK=6FPCLK


До входу R? E? S? підключається RC-ланцюг, забезпечуючі Автоматичне формирование сигналом при включенні джерела живлення.


Таблиця 2.3

Найменування входу/віходуПрізначенняCLKТактовій сигнал для ЦП До 1810ВМ 86PCLKТактовій сигнал для періферійніх БІСOCSТактовій сигнал задаючого генератораRESETСігнал скіданняREADYСігнал готовностіX2, X1Вході для кварцовий резонатораEFIДля зовнішнього джерела частотіF/C? Вибір джерела тактової частотіR? E? S? Сигнал початково встановленняRDY1 , RDY2Сігнал готовності від 2 систем І - 41A? E? N? 1 ?, A? E? N? 2? сигнал доступу до до адреси по відношенню до сігналів готовності RDY1, RDY2CSYNCВхід сінхронізації для тактової частоти декількох БІСTANKДля кристалу з обертоном

Рис. 6. Умовний графічне зображення До 1810ГФ 84


Рис. 7. Схема Підключення ГТІ до кварцовий резонатора.


Рис. 8. Часова Діаграма роботи ГТІ До 1810ГФ 84


.4 Буферні регістрі До 1810ІР 82

процесор мікросхема таймер переривані

Буферні регістрі прізначені для организации запам ятовуючіх буферів, адресних засувок, портів вводу/виводу, мультіплексорів і т.д.

Регістр До 1810ІР 82 представляет собою запам ятовуючій Пристрій, Який зберігає 8 біт информации. Серія До 1810 означає, что ВІН сумісний и має використовуват з іншімі мікросхемамі Серії До 1810.


Рис. 9. Функціональна схема До 1810ІР 82


Таблиця 2.4

Найменування входу/віходуПрізначенняDI0 - DI7Лінії вхідніх даніхDO0 - DO7Лінії вихідних даніхSTBСтробуючій?? ігналO? E? Дозвіл відачі даніхUccНапруга жівленняGNDЗаземлення

Рис. 10. Умовний графічне зображення До 1810ІР 82


При подачі сигналу високого уровня на вхід STB стан вхідніх ліній DI7-DI0 передається на вихідні Лінії DO7-DO0. Запам ятовування в інформаційних тригерах здійснюється при переході сигналу STB від високого уровня до низьких (1-0). Сигнал ОЕ управляє віхіднімі буферами: при ОЕ=0 буфер відпірається, при ОЕ=1 ВІН встановлюється в Z-стан. Сигнал ОЕ НЕ впліває ні на стан інформаційних трігерів, ні на функцію запису.

Так як за варіантом розрядність адреси даних=8 біт то необходимо використовуват 8/8=1 мікросхему регістрів До 1810ІР 82.


Рис. 11. Часова Діаграма роботи До 1810ІР 82


.5 Шінні формувачі До 1810ВА 86


Мікросхема До 1810ВА 86 представляет собою 8-ми розрядно шинний формувач. Їх застосовують як буферні Пристрої шини даних до мікропроцесорніх системах. Мікросхема складається з 8-ми однаково функціональніх блоків з загально сигналами управління Т і ОЕ.


Рис. 12. Функціональна схема ШФ ВА 86

Функціональні блоки складаються з двох підсілювачів - формувачів з Z-станами на виход, схема включення якіх Забезпечує різноспрямовану передачу.


Таблиця 2.5

Найменування входу/віходуПрізначенняA7 - A0Вхід/Вихід ліній даних (Т=1 - вихід) (Т=0 - вхід) B7 - B0Вхід/вихід ліній дан...


Назад | сторінка 4 з 5 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Проектування генератора, що формує аналоговий сигнал
  • Реферат на тему: Аналіз ефективності управління оборотними фондами на ВАТ &Сигнал&
  • Реферат на тему: Випробувальний сигнал
  • Реферат на тему: Амплітудно-модульований сигнал 10МГц 20-2000Гц
  • Реферат на тему: Амплітудно-модульований сигнал 10МГц 20-2000Гц