Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Курсовые обзорные » Інтегральні мікросхеми

Реферат Інтегральні мікросхеми





обхідно побудувати шифратор для подання десяткового числа в двійковому коді В«з надлишком 3В». Для цього скористаємося вище наведеною таблицею 1.3, в якій наведено відповідність між значеннями на вході і виході і отримаємо такі логічні вирази:


В 

Схема шифратора наведена в додатку 1.3.2.


.4 Синтез мультиплексора


В якості перетворювача паралельної форми подання числа в послідовну будемо використовувати мультиплексор.

Мультиплексор є пристроєм, який здійснює вибірку одного з декількох входів і підключає його до свого виходу. Мультиплексор має декілька інформаційних входів (Dо, D1, ...), адресні входи (A0, A1) і один вихід Q. Кожному інформаційного входу присвоюється номер, званий адресою. Мультиплексор вибирає один з входів, адреса якого задається двійковим кодом на адресних входах, і підключає його до виходу. [1, c.78]

Таким чином, подаючи на адресні входи адреси різних інформаційних входів, можна передавати цифрові сигнали з цих входів на вихід Q. Число інформаційних входів Nінф і число адресних входів Nадр пов'язані співвідношенням Nінф? 2Nадр. У даному курсовому проекті мультиплексор має чотири інформаційних входу. Отже, число адресних входів дорівнює двом. p> Функціонування мультиплексора визначається таблицею 9.


Таблиця 9 - Таблиця функціонування мультиплексора

Адресні входиВиходА1А2Y00D401D310D211D1

Отже, логічне вираження для виходу Y мультиплексора буде мати вигляд:

В 

Для послідовної зміни адресного коду від стану 00 до 11 ми повинні синтезувати двійковий, суммирующий лічильник з коефіцієнтом рахунку Ксч = 4. Складемо таблицю зміни станів тригерів лічильника. br/>

Таблиця 10 - Таблиця зміни станів тригерів лічильника

№ A1A2000101210311

В 

Згідно отриманої таблиці побудуємо схему лічильника. Функціональна схема лічильника, керуючого адресними входами мультиплексора, представлена ​​на малюнку 11. p align="justify"> Схема мультиплексора наведена в додатку 1.5.


1.5 Вибір мікросхем


В якості JK-тригера виберемо мікросхему К555ТВ9. Мікросхема K555ТВ9 містить 2 незалежних JK-тригера, що мають спільну ланцюг харчування. У кожного тригера є JK-інформаційні входи і входи синхронізації С. Тригери також містять інверсні асинхронні S і R входи для установки в В«1В» і В«0В» відповідно. У мікросхеми К555ТВ9 висновок 8 - загальний, 14 - харчування. p align="justify"> В якості логічних елементів використовуватимемо мікросхеми К155ЛЛ1 (В«2ИЛИВ», 3 шт.), К155ЛИ1 (В«2ИВ», 2 шт.), К155ЛІ3 (В«3ІВ», 2 шт.), К555ЛІ6 ( В«4ИВ», 5 шт.), К155ЛН1 (В«НЕВ», 2 шт.). У цих мікросхем висновок 7 - загальний, 14 - харчування. Використовувані в дискретно пристрої мікросхеми показані на рис. 1.6.1. br/>В 

Малюнок 1.5.1 - Розведення мікросхем



Назад | сторінка 4 з 7 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Схема збору інформації з логічних входів
  • Реферат на тему: Синтез двухразрядного мультиплексора на елементах І-НЕ
  • Реферат на тему: Проект стенду для дослідження роботи канали цифрового зв'язку на основі ...
  • Реферат на тему: Цифрові інтегральні мікросхеми
  • Реферат на тему: Розробка електричної схеми стенда для аналізу роботи тактируемого декодера ...