RA5/TX/CK може також бути вибраний як USART, т. к. передає асинхронні або синхронна времена.RB0/CAP1 RB1/CAP2 RB2/PWM1 RB3/PWM2 RB4/TCLK12 RB5/TCLK3 RB6 RB7ПОРТ B - двонаправлений порт введення - виведення, порт з конфігурувати програмним забезпеченням і зі слабким напругою-ups. RB0/CAP1 може також бути лінією введення CAP1. RB1/CAP2 може також бути лінією введення CAP2. RB2/PWM1 може також бути лінією виведення PWM1. RB3/PWM2 може також бути лінією виведення PWM2. RB4/TCLK12 може також бути зовнішній введення годин до Timer1 і Timer2. RB5/TCLK3 може також бути зовнішній введення годин до Timer3.RC0/AD0 RC1/AD1 RC2/AD2 RC3/AD3 RC4/AD4 RC5/AD5 RC6/AD6 RC7/AD7ПОРТ C - двонаправлений порт вводу-виводу. Це - також більш низька половина системної шини 16 бітів шириною в режимі мікропроцесора або розширеному {подовженому} режимі мікроконтролера. У мультиплексной системі шинна конфігурація цих ліній - висновок адреси, також як введення даних або вивод.RD0/AD8 RD1/AD9 RD2/AD10 RD3/AD11 RD4/AD12 RD5/AD13 RD6/AD14 RD7/AD15ПОРТ D - двонаправлений введення - висновок Порт. Це - також старший байт 16-розрядної системної вхідний шини в режимі мікропроцесора або розширений {продовжений} режим мікроконтролера. У мультиплексной системі шинна конфігурація цих ліній - висновок адреси, також як введення даних або вивод.RE0/ALE RE1/OE RE2/WRПОРТ E - двонаправлений порт введення - виведення. У режимі мікропроцесора або розширеному {подовженому} Мікроконтроллерні режимі, це - фіксатор адреси. Адреса потрібно замкнути на негативному фронті очікуваного часу актуальності адреси виводу. У мікропроцесорі або розширеному {подовженому} режимі мікроконтролера, цей висновок дозволяє керувати виходом (OE) (активний низький) У мікропроцесорі або розширеному {подовженому} режимі мікроконтролера, управління висновком (WR) (активний низький). TESTІспитательний вибір режиму. Завжди пов'язується з VSS для нормальної работи.VSSОбщій (земля). VDDНапряженіе харчування. p align="justify"> 3. Синтез декодуючого пристрої (декодера)
Для синтезу декодера коду Ріда-Маллера реалізує мажоритарний метод декодування, необхідно сформувати систему роздільних перевірочних рівнянь (перевірок). Система роздільних перевірок формується на основі породжує матриці G і має наступну структуру:
В
Для визначення необхідно використовувати раніше отримані значення, а також результат рівняння істинності.
Даний код дозволяє виявити 15 і ісправітьр
3.1. Розробка структурної схеми декодера
До основних функцій декодера відносяться:
1. Поділ символів вхідного потоку F (х) на n = 32 підпотоків.
2. Формування послідовності перевірочних символів декодера.
3. Об'єднання к = 6 перевірочних символів декодера в один потік або потік код...