истопад 1995
Листопад 1995
Травень 1996
тактова частота шини, МГц
66
66
66
Тип пам'яті
FPM
FPM
FPM/EDO/BEDO
Максимальний об'єм пам'яті, Гбайт
8
1
1
North Bridge
82451 KX
82452 KX
82453 KX
82454 KX
82451 GX
82452 GX
82453 GX
82454 GX
82441 FX
82442 FX
South Bridge
Різній
Різній
82371 SB
Таблиця 1.6. Набори мікросхем сістемної логікі Intel для процесорів Pentium II/III
Набір мікросхем сістемної логікі
440 FX
440 LX
440 TX
440 BX
440 GX
440 NX
440 ZX
810
Дата Подання
Травень 1996
Серпень 1997
Квітень 1998
Квітень 1998
Червень 1998
Червень 1998
Листопад 1998
Квітень 1999
Оптимальний процесор
Pentium II
Pentium II
Celeron
Celeron, Pentium II/III
Pentium II/III, Xeon
Celeron, Pentium II/III
Celeron, Pentium II/III
Celeron, Pentium II/III
тактова частота шини, МГц
66
66
66
66/100
100
100
66/100
66/100
Тип пам'яті
FPM/
EDO/
BEDO
FPM/
EDO/
SDRAM
FPM/
EDO/
SDRAM
FPM/
EDO/
SDRAM
SDRAM
FPM/
EDO
SDRAM
SDRAM
Максимальний об'єм пам'яті, Гбайт
1 Гбайт
1 Гбайт EDO/
512 Мбайт
SDRAM
256 Мбайт
1 Гбайт
2 Гбайт
8 Гбайт
256 Мбайт
256 Мбайт
North Bridge
82441 FX
82442 FX
82443 LX
82443 EX
82443 BX
82443 GX
82451 NX
82452 NX
82453 NX
82454 NX
82443 ZX
82810/82810-DC 100,82802 AB/AC
South Bridge
82371 SB
82371 AB
82371 EB
82371 EB
82371 EB
82371 EB
82371 EB
82801
AA/AB
Локальні шини (ISA, MCA та EISA) мают порівняно низька швідкодію. Історично швідкодія шини процесора Зростай, а характеристики шин вводу/виводу покращувалісь в основного за рахунок Збільшення їх розрядності. Причиною обмеження швідкодії булла низька швідкодія адаптерів, розроблення для комп'ютерів молодших моделей. На рис.1.3. представлена ​​схема Підключення ш...