Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Статьи » Розробка заходів щодо налагоджуванні та експлуатації пристрою числового програмного керування &Маяк-221&

Реферат Розробка заходів щодо налагоджуванні та експлуатації пристрою числового програмного керування &Маяк-221&





манди, режими всередині блоків розрізняються подадресом. Блоки, на які від ЕОМ надходять керуючі сигнали в кількості від чотирьох і менш, використовують подадресом без дешифрування. При кількості сигналів більше чотирьох в блоках є внутрішній дешифратор подадресом.

Адреси та дані від мікро-ЕОМ надходять по черзі по одним і тим же шинам КДА:

Спочатку адреси надходять одночасно з сигналом К-СІА, потім дані надходять одночасно з сигналом ВИСНОВОК.

Адреси, записані в регістр RGA, видаються через дешифратор адрес (DC) по сигналу ВИСНОВОК, що видаються з мікро-ЕОМ для стробування даних. Таким чином, на блоки пристрою адреси і дані видаються з адаптера одночасно.

До складу адаптера входить логіка переривання. З мікроінтерполятора (МІ) надходить сигнал переривання (ПР), який позначає кінець відпрацювання чергового кроку інтерполяції і запит на розрахунок і прийом наступного. За умови що тригер дозволу переривання DD20.1 встановлений в 0 raquo ;, за сигналом ПР відбувається установка в 1 тригера вимоги переривання DD20.2 і в процесор надходить сигнал К-ТПР. Процесор закінчує виконання поточної команди, після чого видає сигнал К-ППР, за яким тригер вимоги переривання DD20.2 скидається в 0 і видається вектор переривання 200 на шину Д07. Дозвіл переривання виробляється адресою 170702, заборона переривання - адресою 170704.

На виході адаптера використовуються керуючі сигнали СІП, введення, виведення, ОЧ СКИДАННЯ, СКИДАННЯ, видавані через согласующие мікросхеми.


2.3 Розробка принципової схеми пристрою


Принципові схеми - використовуються для представлення принципу роботи системи. Цей тип схем є основним при розробці системи. Принципова схема є найбільш повною електричною схемою вироби, на якій зображують всі електричні елементи і пристрої, необхідні для здійснення і контролю у виробі заданих електричних процесів, всі зв'язки між ними, а також елементи підключення, якими закінчуються вхідні  і вихідні ланцюги.

Перетворення каналу полягає в перетворенні двонаправлених шин даних і адреси КДА00-КДА15 з підвищеною навантажувальною здатністю в двонаправлені шини даних Д00-Д15 з навантажувальною здатністю 16 мА і в дешифрации адрес.

Перетворення каналу КДА00-КДА15 в канал Д00-Д15 здійснюється двома групами шинних формувачів BD1 і BD2.

1. BD1 - Сформовано на мікросхемах серії К589АП26 і складається з мікросхем DD4, DD5, DD6, DD7.

2. BD2 - Сформовано на мікросхемах серії К589АП26 і складається з мікросхем DD8, DD9, DD10, DD11.

Шинний формувач серії К589АП26 представлений на малюнку 2.



Малюнок 2 - Шинний формувач серії К589АП26


Шинний формувач К589АП26 є паралельним двонаправленим формувачем сигналів для управління шинами в цифрових обчислювальних пристроях, і являє собою 4-х канальний комутатор, що має в кожному каналі одну шину для прийому інформації та одну двонаправлену шину для прийому і видачі інформації.

Шинний формувач має низьку навантажувальною здатністю на вході - вони мають високий вхідний опір. Однак завдяки низькому вихідному опору йому притаманна порівняно висока навантажувальна здатність по виходу.

Резистори на входах шинних формувачів R2-R17, R18-R33 cо боку каналу мікро-ЕОМ і R35-R50, R51-R66 з боку внутрішньоблокові каналу призначені для узгодження шин каналів.

До шин даних підключений регістр адреси RGA сформований на двох мікросхемах серії К555ТМ7 і складається з мікросхем DD18, DD19, DD8.2. Тригер DD8.2 призначений для запам'ятовування сигналу ВУ. Запис в регістр адреси проводиться по входах З від тригера DD8.1 серії К155ТМ2, який встановлюється в логічну 1 по сигналу До СІА і скидається в логічний 0 від заднього фронту цього сигналу через формувач, побудований на мікросхемах DD3.3, С18, D1.


Регістр серії К555ТМ7 представлений на малюнку 3.


Малюнок 3 - Регістр серії К555ТМ7


Регістр - пристрій, призначений для прийому, зберігання і передачі інформації. Регістр серії К555ТМ7 спрацьовує за рівнем стробирующего сигналу, є паралельним 4-х канальним регістром, який складається з двох 2-х розрядних регістрів. Коли сигнал на стробирующих вході - одиничний, регістр пропускає через себе вхідні інформаційні сигнали, а коли стробірующій сигнал дорівнює нулю, регістр переходить в режим зберігання останнього з пропущених значень вхідних сигналів.

Тригер серії К155ТМ2 представлений на малюнку 4.


Малюнок 4 - Тригер серії К155ТМ2


Назад | сторінка 4 з 20 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Сучасні сигнальні процесори фірми Texas Instruments серії TMS320 платформи ...
  • Реферат на тему: Регістр арифметичного пристрою ЕОМ
  • Реферат на тему: Проектування блоку обробки даних в структурному базисі серії К1804ВС2
  • Реферат на тему: Процес проектування блоку обробки даних в структурному базисі серії К1804ВС ...
  • Реферат на тему: Розрахунок і розробка конструкції двигуна постійного струму серії 2 ПН-200L