ний опис
Всі цифрові пристрої виконують дії над величинами представленими у двійковій системі числення, тому А і В повинні бути перетворені з десяткової системи числення в двійкову.
Перетворення числа А виконує шифратор У1, виконаний на мікросхемах DD1 типу К155ЛА3, DD2 типу К155ЛА3, DD3 типу К155ЛА3, DD4 типу К155ЛА3, DD5 типу К155ЛА2, DD6 типу К155ЛА1.
Для перетворення числа В використовується лічильник У2, виконаний на мікросхемі DD7 типу К155ІЕ5.
Так як В має два двійкових розряди, то необхідно сформувати два часткових твору. З цією метою використовуються схеми КЛС У3, виконані на мікросхемах DD8 типу К155ЛИ1, DD9 типу К155ЛИ1. p align="justify"> Твір являє собою суму двох часткових творів. При цьому друге часткове твір зрушено вліво відносно першого на один розряд, цей зсув здійснюється регістром У4, виконаного на мікросхемі DD10 типу К155ІР13. p align="justify"> Для отримання твору необхідно скласти два часткових твору. З цією метою використовується один суматор У5, виконаний на мікросхемі DD11 типу К155ІМ3. p align="justify"> Результат множення двох чисел формується в паралельному коді, а за умовою потрібно видати його в лінію в послідовному коді. Для цього застосовується регістр паралельно-послідовної дії У6, виконаний на мікросхемі DD12 типу К155ІР13. br/>
Висновок
В результаті виконання проекту розроблена принципова електрична схема цифрового помножувача позитивних чисел. Відповідно до заданої структурної схемою В«Лист1В»
Введення чотирьох розрядного множимо А забезпечується за допомогою шифратора, введення двох розрядного множника В забезпечується за допомогою лічильника. Формування лівого зсуву для двійкового часткового твору здійснюється за допомогою регістра, додавання часткових творів виконує суматор. p align="justify"> В лінію зв'язку інформація надходить послідовно. Перетворення паралельної форми подання інформації з виходу суматора в послідовну для виходу в лінію здійснюється за допомогою регістра ППД. p align="justify"> Цей пристрій відповідає вимогою завдання при побудові пристрою цифрового помножувача позитивних чисел використовуються мікросхеми логіки ТТЛ. Із запропонованих мікросхем обрані ІМС серії К155. p align="justify"> Мікросхеми логіки ТТЛ характеризуються порівняно високою завадостійкістю, що робить пристрій побудоване на їх основі більш стійкими до збоїв і перешкод. Напруга живлення таких мікросхем становить п'ять вольт. br/>
Література
1. Калабеков Б.А., Мамзелев І.А. Цифрові пристрої і мікропроцесорні системи. - М.: Радіо і зв'язок, 1987.
2. Єрьоміна О.М. Основи дискретної автоматики. - М.: Радіо і зв'язок, 1981.
3.