ify"> Паралельні порти введення/виводу. Доступ відбувається за командами введення/вивода.CLOCK GEN - генератор тактових імпульсів з коефіцієнтом множення частоти від 0,25 до 16. p align="justify"> Програмований генератор затримок для збільшення тривалості циклу обміну по шині до 7 циклів при обміні з повільними зовнішніми пристроями.
Процесор С55 *, представлений на рис. 7.5, має змінну довжину команди від 8 до 48 розрядів. У ядро ​​(обчислювач-CPU) входять пристрої команд IU, пристрій контролю програми (PU), обчислювачі адрес AU, пристрій обробки даних (DU), що містить два АЛУ і два помножувача, що працюють паралельно, що забезпечує високу продуктивність. Однак сдвігатель один. p align="justify"> У С55 * також є статична і динамічні пам'яті RAM, пам'ять ROM і КЕШ-пам'ять команд, що забезпечує максимальну швидкість запису команд із зовнішньої пам'яті, третій послідовний порт, додаткове АЛУ для виконання операцій управління кодами. До периферії належать також глобальний порт вхід/вихід GP I/O, контролер DMA, пов'язаний з інтерфейсами керуючого ХОСТ порту і зовнішньої пам'яті. Система шин С55 * включає: три шини читання даних, дві шини запису даних 16 розрядів, шину вибірки команд - 32 розряду, шість 24-розрядних шин адрес, шина периферії. p align="justify"> Розвитком платформи З5000 є процесори ОМАР - Open Multimedia Application Platform (складова платформа для мультимедійних застосувань). Основою платформи є процесор С55 (С54), процесор ARM (Advance RISC Machine). Процесор призначений для використання в системах радіодоступу стандартів 802.11, Bluetooth, обробки мови (текст-мова, відновлення мови та ін), обробка та контроль відео і зображень, обробка даних. Укрупнення схема процесора ОМАР 5910 показана на рис. 9. br/>В
Рис. 9
Крім процесорів на кристалі розташовані контролер трафіку, пам'ять SRAM, 16 канальний порт DMA, шифратор, універсальний порт UART, таймери, один з яких В«сторожовийВ». Більш докладні відомості про платформу знаходяться на сайті фірми TI [А5, А6]. p align="justify"> АЛУ і помножувач процесора С54
Призначення алгебраїчного логічного пристрою (АЛП) полягає у виконанні арифметичних і логічних операцій.
В
Рис.10
Схема АЛП представлена ​​на рис.10. Крім блоку АЛУ до його складу входять два акумулятори А і В з шинами А і В. Дані надходять по шинах СВ і DB. Акумулятори завантажуються через мультиплексор з виходу АЛП або помножувача М або через зворотні зв'язки. Завантаження акумуляторів йде одночасно. br/>В
Т - вихід регістра Т, S - вихід сдвігатель. SXM - сигнал управління знаком. Якщо сигнал управління дорівнює 0, то знак не змінюється, якщо ж 1, то змінюється. p align="justify"> Акумулятори 40-розрядні містять по 3 регістра кожен (див. табл. 1).
Табл.1
В