Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Курсовые обзорные » Пристрій збору даних: web-камера

Реферат Пристрій збору даних: web-камера





програмований інтерфейс USART, байт-орієнтований двопровідний послідовний інтерфейс, 8-и канальний, 10-і бітовий АЦП з диференціальним програмованим підсилювачем (малюнок 9).

Мікросхеми випускаються при використанні Atmel технології незалежної пам'яті високої щільності. Вбудована ISP FLASH пам'ять дозволяє перепрограмувати область програмної пам'яті Внутрішньосистемний через послідовний SPI інтерфейс стандартним програматором, або використовуючи завантажувальну програму з незалежної пам'яті працюючу в AVR ядрі. Комбінація розширеної 8 - і бітної RISC архітектури ЦПУ і твердотільної FLASH пам'яті забезпечують Atmega32 високу гнучкість та економічну ефективність у вбудованих системах управління. br/>В 

Рисунок 9 - Зовнішній вигляд корпусу мікросхеми ATMega32


На малюнку 10 представлена ​​структурна схема мікроконтролера ATMega32


В 

Рисунок 10 - Блок схема ATMega32


До висновків PD0, PD1 (RxD, TxD) мікроконтролера підключена IR Jpeg камера ITC-M-328 (рисунок 11).

На малюнку 12 представлена ​​блок схема IR Jpeg камери.


В 

Малюнок 11

В 

Малюнок 12


До висновків PB4-PB6 підключається SD Memory Card-карту пам'яті, куди зберігається зображення під час автономної роботи web-камери. Висновки PB5, PB6 є також висновками, використовуваними для внутрісхемного програмування мікроконтролера. p align="justify"> До висновків PA0-PA3 підключаються світлодіоди LD1-LD4 для індикації роботи пристрою.

Для електроживлення, розроблювального пристрою необхідно два рівня напруги живлення 5В, 3,3 В. Джерело живлення зібраний на двох стабілізаторах LM2936 (IC3) - формує 5В, LM1117 (IC2) - формує 3,3 В. На конденсаторах CB1-CB5 зібраний фільтр ланцюга живлення модулів web-камери: мікроконтролер, карта пам'яті, ланцюга керування. p align="justify"> Розроблюване пристрій має дві схеми синхронізації:

7,326 МГц частота синхронізації ядра мікроконтролера;

32 КГц частота для синхронізації АЦП в мікроконтролері.

На малюнку 13 представлений зовнішній вигляд промислового зразка web-камери-отладочная плата YMDV з можливістю підключення web камери.


В 

Малюнок 13


Висновок


Метою проекту було вивчення цифрової системи збору інформації web-камери, розглянути будову та принцип роботи цифрової відеокамери.

У проекті здійснена спроба розробити протатипами чинного пристрої - IP відеокамери, представлені етапи проектування даної системи.

web камера зображення передача

Список інформаційних джерел


1.http ://kunegin.narod.ru/ref3.htm

...


Назад | сторінка 5 з 6 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Проектування пристрою збору інформації на базі мікроконтролера МК51
  • Реферат на тему: Пристрій веб-камери
  • Реферат на тему: Проектування мікропроцесорної системи збору даних на базі мікроконтролера A ...
  • Реферат на тему: VHDL модель схеми реалізації захіщеної передачі даніх через послідовний інт ...
  • Реферат на тему: Розробка пристрою управління на базі мікроконтролера AVR сімейства Classic ...