ехнологічні файли, параметри приладів, командні файли для проведення фізичної верифікації та екстракції параметрів з використанням технологій Cadence, а також бібліотеки параметризованих приладів, побудовані на основі мови SKILL, підтримувані технологічними процесу. Також розглянуто та проаналізовано основне кошти САПР Cadence, необхідні розробнику PDK.
Література
[1] Hastings A. The Art of Analog Layout. Prentice Hall. 2001.
[2] Адамов Ю., Губин Я., Сібагатуллін А., Сомов О. Аналогові блоки в системах на кристалі / / Електроніка НТБ. 2004. № 8.
[3] Еннс В. І., Кобзєв Ю. М. Проектування аналогових КМОП ІС (Короткий довідник розробника). М.: Гаряча лінія - Телеком. 2005.
[4] Сорока Д. Вимоги до сучасних САПР замовних НВІС / / Електроніка НТБ. 2004. № 6
[5] Денисенко В. Моделювання розкиду параметрів транзисторів в КМОП НВІС / / Компоненти і технології. 2003. № 8.
[6] Бочаров Ю.І., Гуменюк А.С., Симаков А.Б., Шевченко П.А. Проектування БІС класу Система на кристалі. Москва. 2008
[7] Іванов А. Середа проектування компанії Cadence / / Електроніка НТБ. 2004. № 5.
[8] Іванов А. САПР Cadence як основа наскрізного маршруту проектування електроніки. 2009