>
. Блок виправлення помилки.
В
Рис. 4. Структурна схема декодера інверсного коду
2.2 Опис роботи схеми
Блок зберігання даних
Блок зберігання даних спроектований на мікросхемах К555ІР8.
Принципова електрична схема блоку зображена на рис. 5. br/>В
Рис. 5. Принципова електрична схема блоку зберігання даних
Блок зберігання даних складається з двох зсувних регістрів К555ІР8.
Прийнята кодова комбінація надходить в систему через контакт А1 роз'єму ГРПМШ-1. Кодова комбінація надходить в послідовному коді. p align="justify"> Для використання отриманої інформації необхідно перетворити послідовний код в паралельний. Для цього використовуються зсувні регістри. p align="justify"> Отримана комбінація подається на інформаційні коди першого регістра (DD1). Далі за допомогою тактового генератора відбувається зрушення записаної інформації в регістр на 1 біт. НА звільнене місце в регістрі записується наступний біт отриманої комбінації. p align="justify"> Так як довжина кодової комбінації дорівнює 16 розрядам, а розрядність одного регістра 8 біт, то були взяті 2 регістру. Вихідна ніжка 13 першого регістра (DD1) подається на інформаційні входи другого регістра (DD2). Таким чином у першому регістрі зберігаються молодші 8 бітів прийнятої комбінації, а в другому - старшіе8 біта. p align="justify"> Записана в регістри інформація в подальшому використовується для визначення наявності помилок і їх виправлення.
Блок підрахунку кількості одиниць
Блок підрахунку кількості одиниць спроектований на мікросхемі К155ІП2.
Принципова електрична схема блоку представлена ​​на малюнку 6.
В
Рис. 6. Принципова електрична схема блоку підрахунку одиниць
Схемою контролю парності аналізуються інформаційні розряди кодової комбінації. Якщо число одиниць парне, то з виходу РЕ знімається одиниця. Якщо число одиниць у кодовій комбінації непарне, то одиниця знімається з виходу Р0. p align="justify"> Отриманий алгоритм представлений на малюнку 7.
В
Рис. 7. Алгоритм визначення кількості одиниць
Блок визначення помилки
Блок визначення помилок спроектований на мікросхемах К555ЛН1, К555ЛІ1, К555ЛЛ1.
Принципова електрична схема блоку представлена ​​на рисунку 8.
Якщо число одиниць у кодовій комбінації парне, то з виходу РЕ схеми контролю парності знімається одиниця, яка відкриває верхні схеми 2І елементів DD6, DD7. Тим самим до входу суматорів DD14, DD15 надходять контрольні символи в прямому вигляді. p al...