Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Курсовые обзорные » Розробка обчислювального пристрою для виконання операції множення двійкових чисел

Реферат Розробка обчислювального пристрою для виконання операції множення двійкових чисел





РегВ4Загрузка. Зрушення в бік старших разрядовУС2Счетчік циклів СчЦ2Подсчет цікловУС3Сумматор 8Образованіе суми часткових проізведенійУС4Регістр сдвіга8Сдвіг результатаУС5

4. Синтез АЛУ


Синтез АЛУ відбувається в кілька етапів. Спочатку необхідно вибрати метод, за яким передбачається виконання операції, і скласти алгоритм відповідних дій. Виходячи з алгоритму і формату вихідних даних, слід визначити набір складових АЛУ елементів. Потім потрібно визначити зв'язки між елементами, встановити порядок функціонування пристрою і тимчасову діаграму керуючих сигналів, які повинні бути подані на АЛУ від пристрою керування. p align="justify"> На малюнку 4.1 та кресленні 02.24.001.01 наведена схема проектованого арифметико-логічного пристрою, яка складається з трьох регістрів зсуву, одного суматора і восьми логічних елементів В«ІВ».


В 

Малюнок 4.1 - Схема АЛП


На входи B0-B3 першого регістра надходять чотири розряду множимо, а на входи другого регістра А0-А3 чотири розряду множника. Для запису інформації з інформаційних входів А0-А3 і B0-B3 регістрів необхідно подати на вхід синхронізації С1 перепад тактового імпульсу з рівня 0 в рівень 1. Інформація на виході залишається незмінною до приходу чергового імпульсу синхронізації. СумматорSMвиполняет послідовне підсумовування в циклі під керуванням синхроімпульсів на його вході С0. Остаточний результат операції множення знімається з виходів регістру D0. br/>

5. Тимчасова діаграма керуючих сигналів


На малюнку 5.1 представлені тимчасові діаграми керуючих сигналів, складені відповідно до блок-схемою алгоритму обчислювального пристрою двійкових четирехразрядних чисел з фіксованою комою без знаку, представлених у прямому коді, з наступним алгоритмом множення: на один розряд множника , починаючи зі старших розрядів множника із зсувом приватної суми вправо.


В 

Малюнок 5.1 - Часові діаграми керуючих сигналів


6. Схемне рішення пристрою управління


Керуючі пристрої з жорсткою логікою являють собою логічні схеми, що виробляють розподілені в часі управляючі сигнали. На відміну від керуючих пристроїв з збереженої в пам'яті логікою в апаратних УУ не можна змінити логіку роботи без зміни їх схеми. Структурна схема керованого автомата з жорсткою логікою показана на малюнку 6.1. Її можна розглядати в якості автомата з кінцевим числом станів (кінцевий автомат), який на кожному такті переходить з одного стану в інший, яке визначається вмістом регістра команди, кодами умов і зовнішніми сигналами. Виходами такого автомата є керуючі сигнали. Формована ним послідовність операцій задається фізичними зв'язками між логічними елементами. br/>В 

Малюнок 6.1 - Схема блоку формування сигналів управління



Назад | сторінка 7 з 9 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Розробка обчислювального пристрою для виконання операції множення двійкових ...
  • Реферат на тему: Розробка пристрою формування керуючих сигналів
  • Реферат на тему: Алгоритм Виконання Операції множення чисел в прямому коді
  • Реферат на тему: Розробка схеми арифметичне-логічного пристрою для виконання арифметичної оп ...
  • Реферат на тему: Синтез мікропрограмного автомата з жорсткою логікою