100 000 ціклів запису / стирання;
- 128 байт внутрішнього ОЗП (SRAM);
- Програмовані біті захисту від зчітування и запису програмної пам'яті и EEPROM.
Периферійні Пристрої:
- один 8-розрядно таймер / лічильник з програмованім перед-дільніком и режимом збігу;
- один 16-розрядно таймер / лічильник з програмованім переддільніком, режимом збігу и режимом захопленню;
- Чотири канали ШІМ (PWM);
- вбудований аналоговий компаратор;
- програмованій сторожову таймер и вбудований тактовий генератор;
- універсальний послідовний інтерфейс USI (UniversalSerialInterface);
- повнодуплексній USART.
Особливості мікроконтролера:
- Спеціальний вхід debugWIRE для управління вбудований системою налагодження;
- внутрішньосістемній програмованій послідовний інтерфейс SPI;
- підтримка як зовнішніх, так и внутрішніх джерел переривані;
- три режими НИЗЬКИХ споживання (Idle, Power-down и Standby);
- вбудована система апаратного Скиданом при включенні живлення;
- програмована схема контролю зниженя напруги живлення;
- внутрішній перебудовуваній тактовий генератор;
- ланцюги вводу-виводу и корпус;
- 18 програмованіх ліній вводу-виводу;
- три види корпусів:
- PDIP - 20 контактів;
- SOIC - 20 контактів;
- QFN / MLF - 20 контактних майданчиків.
напругою живлення:
- 1,8 - 5,5 В (для ATmega8L);
- 2,7 - 5,5 В (для ATmega8).
ДІАПАЗОН частот тактового генератора ATmega8:
- 0-4 МГц при напрузі 1,8-5,5 В;
- 0-10 МГц при напрузі 2,7-5,5 В
ДІАПАЗОН частот тактового генератора ATmega8:
- 0-10 МГц при напрузі 2,7-5,5 В;
- 0-20 МГц при напрузі 4,5-5,5 В.
Струм живлення в активному режімі:
- 1 МГц, 1,8 В: 230 мкА;
- 32 кГц, 1,8 В: 20 мкА (з внутрішнім генератором).
Струм споживання в режімі НИЗЬКИХ живлення:
- НЕ больше 0,1 мкА при напрузі 1,8 В.
Призначення виводів мікросхеми ATmega8 наведено на рис.2.2 Блок-схема мікроконтролера ATmega8 наведена на рис.2.3.
Ядро AVR має великий набор інструкцій для роботи з 32 регістрамі загально призначення. УСІ 32 регістрі безпосередно пов'язані з арифметико-логічнім прістроєм (ALU), Яке дозволяє Виконувати одну команду для двох різніх регістрів за один такт системного генератора. Така архітектура дозволила досягті продуктівності в десять разів більшої, чем у ЦІННИХ мікроконтролерів, побудованіх по CISC-технології.
Рис.2.2 Призначення виводів мікросхеми ATmega8
Рис.2.3 Блок-схема мікроконтролера ATmega8