ористовується для запуску наступного каскаду. Додатковий RS-тригер запускається при збігу тактового імпульсу fвх, і імпульсу нульового відліку від К561ИЕ8. p align="justify"> Якщо вибрано N <6, то на виході перенесення не зможе виділитися позитивний фронт (див. рис.3 діаграму). У цьому випадку в якості сигналу переносу (такт наступного лічильнику) використовуйте імпульс від виходу Q0. Лічильник ІЕ8 - одна з найбільш популярних КМОП-мікросхем. br/>В
Рис.3
багатокаскадного схема асинхронна, хоча кожен з лічильників ІЕ8 і ІЕ9 - синхронні.
Тривалість тактового імпульсу повинна перевищувати 250 нс, тому максимальна тактова частота - 2 МГц. При напрузі живлення 15 В потрібно забезпечити тривалість імпульсу скидання більше 300 нс, час його післядії складає 275 нс. При напрузі живлення Uі. п. = 5 В воно виявиться рівним 1 мкс. Схема симетричного поділу інтервалів на число 2 В
Рис.4
2.2 Основні характеристики
Електричні параметри лічильника К561ИЕ8:
В· Вихідна напруга низького рівня при впливі перешкоди при Un = 10В U 0 вих, В. <1
В· Вихідна напруга високого рівня при впливі перешкоди при Un = 10В U 1 вих , В. > 9
В· Струм споживання при Un = 15В, I п , мкА <20
В· Вхідний струм низького (високого) рівня при Un = 15В I 0 вх , мкА <0,3
В· Вихідний струм низького (високого) рівня при Un = 10В I 1 вх , мкА> 0,35
В· Максимальна тактова частота при Un = 10В f т. с., МГц> 3
В· Напруга живлення Uнп, B 3.15
2.3 Методика вибору базового логічного елемента
Основою базового вибору базового логічного елемента метод семантичної сумісності. Відповідно до даного методу між моделями об'єктів SO 1 і SO 2 встано...