Регістрі;
Лічильники команд;
Кеш - Дуже швидку пам'ять малого ОБСЯГИ (від 8 до 512 Кбайт);
Математичний співпроцесор чисел з Плаваюча Крапка.
Сучасні процесори віконуються у вігляді мікропроцесорів. Фізічно мікропроцесор являє собою інтегральну схему - тонку пластинку крісталічного кремнію прямокутної форми площею Всього кілька квадратних міліметрів, на якій розміщені схеми, что реалізують ВСІ Функції процесора. Кристал-пластинка звічайній розміщується в пластмасової або керамічний плоский корпус и з «єднується золотими проводками з МЕТАЛЕВИЙ Штирії, щоб его можна Було прієднаті до сістемної плати комп» ютера.
В обчіслювальній Системі может буті декілька паралельно працюючих процес-рів, Такі системи назіваються багатопроцесорнімі. Перший мікропроцесор БУВ віпущеній в 1971 р. Фірмою Intel (США) - МП 4004. В теперішній час віпускається декілька сотень різніх мікропроцесорів, альо найбільш популярними и Поширеними є мікропроцесорі ФІРМИ Intel и AMD. [3]
2.1 Структура мікропроцесора
Рис.2.1 Функціональна схема МП
-Пристрій Керування є функціонально найбільш складним прістроєм ПК. ВІН віробляє керуючі сигналі, что надходять по кодових шинах інструкцій у ВСІ блоки машини.
Регистр команд - запам'ятовуючий РЕГІСТР, в якому зберігається код команди: код віконуючої Операції І Адреса операндів, что беруть доля в Операції. Регистр команд розташованій в інтерфейсній Частини МП, в блоці регістрів команд.
Дешифратор операцій - логічний блок, что вібірає відповідно до надходжуючого з регістра команд кодом Операції один з безлічі наявних у нього віходів.
Постійний запам'ятовуючий Пристрій (ПЗП) мікропрограм - зберігає у своих осередка керуючі сигналі (імпульсі), необхідні для Виконання в блоках ПК операцій ОБРОБКИ ІНФОРМАЦІЇ. Імпульс по вибраному | дешифратором операцій відповідно до коду Операції зчітує з ПЗП мікропрограм необхідну послідовність керуючих сігналів.
Вузол Формування адреси (находится в інтерфейсній частіні МП) - Пристрій, вічісляючій повну адресою коміркі пам'яті (регістру) за реквізітамі, что надходять з регістра команд и регістрів МПП.
Кодові шини Даних, адреси та інструкцій - частина внутрішньої шини мікропроцесора.
Аріфметікo-логічний Пристрій призначеня для Виконання Арифметичний и логічніх операцій Перетворення ІНФОРМАЦІЇ. Функціонально АЛП (рис. 2) Складається з двох регістрів, суматора и схем управління (місцевого пристрою Керування).
Рис. 2.2 Функціональна схема АЛП
Суматор - Обчислювальна схема, что Виконує процедуру додавання надходжуючіх на ее вхід двійковіх кодів; суматор має розрядність Подвійного машинного слова.
Регістрі - швідкодіючі коміркі пам'яті різної Довжина: Регистр 1 (Pr1) має розрядність Подвійного слова, а Регистр 2 (Pr2)-розрядність слова. При віконанні Операції в Pr1 поміщається перше число, что бере доля в Операції, а по завершенню Операції - результат; в Pr2-друге число, яка бере участь в Операції (по завершенню Операції інформація в ньом НЕ змінюється). Регистр 1 может прійматі інформаці...