Завдання
мікропроцесор пам'ять блок шина
Розробити мікропроцесорну систему на базі процесора MC68000.
Розробити і намалювати структурну і принципову схему МПС. Провести підключення шини адреси, даних і управління до відповідних блокам на схемі. Сформувати блок пристрою пам'яті (ОЗУ і ПЗУ) і підключити його до шин блоку центрального процесора на принциповій схемі. ОЗУ має забезпечувати вибір байта, слова та подвійного слова.
Кількість ОЗУ, ПЗУ, таймерів, паралельних і послідовних інтерфейсів вибирається відповідно до варіанту з таблиці.
Вихідні дані
ОЗУ, КбПЗУ, КбПоследовательние канали (введення/виведення) Паралельні канали (введення/виведення) Таймери110165463
1. Розробка структурної схеми МПС
Для побудови структурної схеми МПС необхідно розрахувати кількість мікросхем ОЗУ, ПЗУ, а також периферійних мікросхем: DUART (Dual Asynchronous Receiver/Transmitter - подвійний асинхронний приймач) і PI/T - програмований паралельний інтерфейс-таймер.
Так як обсяг ОЗУ дорівнює 110 Кб, а ПЗУ - 165 Кб, то необхідно використовувати два шари для ОЗУ і три шари для ПЗУ. Кожен шар складається з 4-х мікросхем пам'яті ємністю 64Кх8 біт кожна, що дозволяє проводити обробку операндів різної розмірності - байт, слово і довге слово. p align="justify"> Для забезпечення заданого вихідними даними 4 послідовних каналів передачі та 4 каналів прийому необхідно 2 мікросхеми DUART (по два каналу передачі і прийому в кожній).
Для забезпечення заданого вихідними даними 6 паралельних каналів введення і 6 паралельних каналів виведення необхідно 6 мікросхем PI/T, тому що для передачі або прийому можуть використовуються порти А і В, а порт С може використовуватися для управління таймером і перериваннями.
Вибір необхідних шарів ОЗУ, ПЗУ, мікросхем послідовного або паралельного інтерфейсів, а також мікросхем таймерів, проводиться за допомогою дешифраторів.
Структурна схема МПС MC68000 складається з елементів:
CPU - мікропроцесор MC68000;
ГТВ - генератор тактових імпульсів;
RAM - Оперативне запам'ятовуючий пристрій (ОЗП);
ROM - Постійний запам'ятовуючий пристрій (ПЗУ);
DUART - подвійний асинхронний приймач;
PI/T - програмований паралельний інтерфейс-таймер.
FPGA - програмована логічна схема.
Структурна схема будь-якого МП комплекту зводиться до відображення функціонально закінчених вузлів у вигляді прямокутників і відображенню їх з'єднань між собою т...