Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Курсовые обзорные » VHDL модель схеми реалізації захіщеної передачі даніх через послідовний інтерфейс

Реферат VHDL модель схеми реалізації захіщеної передачі даніх через послідовний інтерфейс





аявна шина даніх data шириною 13 біт. Кожний D-тригер, при завантаженні даніх, бере свое Значення Із відповідного сегменту шини. p> Всі зворотні звязки підводяться до компоненти "XOR_6. Отриманий результат подається на відповідній вихідний сигнал Result шкірного такту такоже, отриманий результат подається на качан регістру Зсув. p> 3. Сімуляція роботи Розроблення пристрою


Випробувальний стенд - вбудований засіб у пакет Active HDL для перевіркі правільності роботи проектованого пристрою. ! Застосування їхнє Очевидно, Аджея процес проектом буде Неповне без процеса перевіркі роботи проекту. Серед ЗАСОБІВ, за помощью якіх перевіряється робота проекту, віпробувальні стенди, Завдяк своим характеристикам та гнучкості займають найвищу Сходинка. Випробувальний стенд - це Зовнішнє середовище, в якому проект (тестованій блок) перевіряється за помощью стімулів и при цьом контролюється его Реакція Шляхом Нагляду та Дослідження (грунта конусу) сігналів, а такоже МОНІТОРИНГУ. Іншімі словами, випробувальний стенд є оточуючі СЕРЕДОВИЩА проекту, при якому можна запустіті проект на Виконання и досліджуваті у повній мірі его роботу. p align="justify"> На малюнку 3.1 зображено фрагмент сімуляції роботи досліджуваного пристрою у редакторів форм сігналів. p align="justify"> У редакторі форм сігналів зображено Функціонування таких сігналів: - тактова частота пристрою; - сигнал зкідання; - ініціалізуючі дані для регістру Зсув; - сигнал, что керує режимами роботи пристрою; - вихідний сигнал, Куди подається
В 

Малюнок 3.1 Сімуляція роботи пристрою "lfsr_mvd_12


Висновки


У процесі Виконання курсового проектування спроектовано VHDL-модель схеми реалізації захіщеної передачі даніх через послідовний інтерфейс. Во время проектування:

досліджено Сучасні засоби для реалізації послідовної передачі даніх;

розроблено структурну схему МОДЕЛІ реалізації захіщеної передачі даніх;

розроблено необхідні компоненти для реалізації структурованих шифрування;

розроблено генератор псевдовіпадковіх чисел на Основі регістра Зсув з Обернений зв язкамі;

проведено функціональну сімуляцію Розроблення пристрою.

Результати Отримані при віконанні даного курсового проектування могут буті вікорістані для розробки других типових апаратних ЗАСОБІВ, призначеня для ЗАХИСТУ ІНФОРМАЦІЇ.


Список використаної літератури


Вільям Столлінгс. Криптографія та захист мереж: принципи і практика: Пер. з англ. - М.: Видавничий дім Вільямс , 2001. - 672 с.

<# "justify"> Додаток


Функціональна схема МОДЕЛІ реалізації захіщеної передачі даніх ч...


Назад | сторінка 10 з 12 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Проектування цифрового пристрою для реалізації типових микроопераций
  • Реферат на тему: Проектування пристрою обробки і передачі інформації
  • Реферат на тему: Розрахунок пристрою запису, зберігання та передачі чисел
  • Реферат на тему: Метамодель "асинхронний процес" і модель "мережа Петрі" ...
  • Реферат на тему: Розробка алгоритму роботи мікропроцесорного пристрою